documentt5

2
TEMĂ PROIECT Nr.5 Să se proiecteze un circuit logic combinaţional cu „vot majoritar”,cu cinci intrări (circuit care furnizează la ieşire valoarea logică a majorităţii variabilelor de intrare). Proiectul va cuprinde următoarele puncte: a) Să se exprime funcţia logică ce defineşte circuitul cu FCD (forma canonică disjuncti-vă), FCC (forma canonică conjunctivă), tabel de adevăr şi diagramă Karnaugh. b) Să se obţină formele minime disjunctivă şi conjunctivă ale funcţiei logice asociate circuitului, utilizându-se metoda diagramelor Karnaugh, respectiv metoda Quine- McCluskey. c) Să se implementeze funcţia logică, numai cu porţi logice ŞI-NU (porţile logice sunt realizate în tehnologia .........). d) Să se implementeze funcţia logică numai cu porţi logice SAU-NU (porţile logice sunt realizate în tehnologia .........). e) Să se implementeze funcţia logică cu MUX-uri de 4 respectiv 16 căi (circuitele sunt realizate în tehnologia.........). f) Să se implementeze funcţia logică cu DMUX-uri de 8 respectiv 16 căi şi porţi logice ŞI-NU în prima variantă, respectiv ŞI în a doua variantă (toate circuitele sunt realizate în tehnologia .........). g) Să se calculeze timpii de propagare „intrare-ieşire”, pentru toate schemele logice obţinute. h) Să se calculeze puterile disipate pentru toate schemele logice obţinute. i) Să se compare soluţiile de implementare obţinute. j) Se va face analiza, prin simulare, a tuturor schemelor logice obţinute utilizându-se pachetul de programe OrCAD.

Upload: dragos-drg

Post on 12-Nov-2015

212 views

Category:

Documents


0 download

DESCRIPTION

t5

TRANSCRIPT

TEM PROIECT Nr

TEM PROIECT Nr.5

S se proiecteze un circuit logic combinaional cu vot majoritar,cu cinci intrri (circuit care furnizeaz la ieire valoarea logic a majoritii variabilelor de intrare). Proiectul va cuprinde urmtoarele puncte:

a) S se exprime funcia logic ce definete circuitul cu FCD (forma canonic disjuncti-v), FCC (forma canonic conjunctiv), tabel de adevr i diagram Karnaugh.

b) S se obin formele minime disjunctiv i conjunctiv ale funciei logice asociate circuitului, utilizndu-se metoda diagramelor Karnaugh, respectiv metoda Quine-McCluskey.

c) S se implementeze funcia logic, numai cu pori logice I-NU (porile logice sunt realizate n tehnologia .........).

d) S se implementeze funcia logic numai cu pori logice SAU-NU(porile logice sunt realizate n tehnologia .........).

e) S se implementeze funcia logic cu MUX-uri de 4 respectiv 16 ci (circuitele sunt realizate n tehnologia.........).

f) S se implementeze funcia logic cu DMUX-uri de 8 respectiv 16 ci i pori logice I-NU n prima variant, respectiv I n a doua variant (toate circuitele sunt realizate n tehnologia .........).

g) S se calculeze timpii de propagare intrare-ieire, pentru toate schemele logice obinute.

h) S se calculeze puterile disipate pentru toate schemele logice obinute.

i) S se compare soluiile de implementare obinute.

j) Se va face analiza, prin simulare, a tuturor schemelor logice obinute utilizndu-se pachetul de programe OrCAD.

Pe schemele logice obinute se vor specifica tipul i gradul de utilizare al fiecrui circuit integrat.