sistemas digitales secuenciales tabla de activacion elemento basico de memoria

17
SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

Upload: manuela-celio

Post on 23-Jan-2016

238 views

Category:

Documents


0 download

TRANSCRIPT

Page 1: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

SISTEMAS DIGITALES SECUENCIALES

TABLA DEACTIVACION

ELEMENTOBASICO DEMEMORIA

Page 2: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

SISTEMAS DIGITALES SECUENCIALES

1. TIEMPO DE ESTABLECIMIENTO (SETUP-TIME)

TIEMPO ANTERIOR AL FLANCO DE TOMA DE DATOS. DURANTE ESTE TIEMPO LA SEÑAL DE ENTRADA HA DE PERMANECER CONSTANTE PARA EVITAR ERRORES EN LA

LECTURA. 2. TIEMPO DE MANTENIMIENTO (HOLD-TIME) TIEMPO POSTERIOR AL FLANCO DE TOMA DE DATOS (DURANTE ESTE TIEMPO LA SEÑAL DE ENTRADA PERMANECERÁ CONSTANTE)

3. TIEMPO DE PROPAGACIÓN (DELAY-TIME)

TIEMPO QUE TRANSCURRE DESDE EL FLANCO ACTIVO DE RELOJ HASTA EL CAMBIO DE ESTADO.

4. TIEMPO DE “PRESET” Y “CLEAR”

TIEMPO MÍNIMO QUE DEBEN DE ESTAR ACTIVADAS LAS SEÑALES DE PRESET Y CLEAR Y QUE GARANTIZA SU CORRECTO FUNCIONAMIENTO.

5. FRECUENCIA MÁXIMA DE RELOJ

ES LA FRECUENCIA MÁXIMA PARA LA QUE EL FABRICANTE GARANTIZA EL CORRECTO FUNCIONAMIENTO DE LOS BIESTABLES.

Page 3: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

FLIP FLOP J-K

TABLA DE ACTIVACION

J

K

Clock

Q

Q

Clear

P reset

Page 4: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

FLIP FLOP T

Tabla de Activación

J

K

Clock

Q

Q

Clear

P reset

T

Page 5: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

J

K

Clock

Q

Q

Clear

P reset

DFLIP – FLOP D

Tabla de Activación

Page 6: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

Contador asíncrono – Método general de diseño

1. SE UTILIZAN BIESTABLES TIPO “T” O EQUIVALENTES.

2. EL NÚMERO DE BIESTABLES ES “N” Y “2N-1 < K ≤ 2N”, DONDE “K” ES EL NÚMERO DE ESTADOS O EL MAYOR DE LOS ESTADOS MAS 1 (SE ELIGE EL MAYOR DE LOS DOS).

3. EL RELOJ DEL SISTEMA SE CONECTA AL BIESTABLE DEL BIT DE MENOR PESO “LSB”.

4. LAS SALIDAS DE LOS BIESTABLES “QN” SE CONECTAN A LAS ENTRADAS DE RELOJ DE LOS BIESTABLES “QN+1”.

Page 7: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

EJEMPLOS DE APLICACIÓN: CONTADOR ASCENDENTE – DESCENDENTE MODULO 4

Page 8: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

CONTADOR ASCENDENTE – DESCENDENTE MODULO 8

Page 9: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

CONTADOR DESCENDENTE: 7 - 6 – 5 – 4 - 3

Page 10: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

CONTADOR SINCRONO

Page 11: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

1. El número “n” de biestables necesarios, se obtiene de la expresión “2n-1 < k ≤ 2n”,

donde “k” es el número de estados o el mayor de los estados de la secuencia a

implementar mas “1”, se elige el mayor de los dos.

2. Se dibuja y comprueba el diagrama de estados con el orden de la secuencia a

implementar.

3. Se elige el tipo de biestable que se va a utilizar en el diseño y se anota su tabla de

transiciones.

4. Se escribe la tabla de transiciones del contador con los posibles valores Qn(t) y Qn(t+1) de

las salidas de los biestables y los correspondientes valores de las entradas.

5. De la tabla del punto "4" se obtienen las funciones combinacionales de las entradas de

los biestables.

METODO DE DISEÑO

Page 12: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

CONTADOR SÍNCRONO GENERADOR DE UNA SECUENCIA

Diseñar un contador sincrono de la secuencia: 0 – 1 - 8

Page 13: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA
Page 14: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA
Page 15: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA
Page 16: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA

___

1

___

2

___

30 QQQJ

___

10

___

23 QQQJ

0J2

0J1 1K1

1K0

1K2

1K3

Page 17: SISTEMAS DIGITALES SECUENCIALES TABLA DE ACTIVACION ELEMENTO BASICO DE MEMORIA