tarea

7
Facultad Ingeniería Electrónica: 02 de Mayo del 2015 RESUMEN Teclado Matricial, compuertas nand de 2,3,4,8 entradas y compuerta or de 8 entradas, decodificadores ABSTRACT Matrix keyboard, NAND gates and gate inputs 2,3,4,8 or 8 inputs , decoders KEYWORDS: Bistable Electrical, Propositional logic. Teclado matricial: El teclado matricial proporciona una interfaz sencilla de entrada de datos. Sus usos pueden ser tan variados como aplicaciones que precisen de la introducción manual de datos puedan ocurrírsele al diseñador. Desde una calculadora, pasando por una cerradura codificada, un termostato programable, etc. En el mercado es habitual encontrar teclados matriciales pasivos de 3 x 4 y de 4 x 4 teclas. Esencialmente están constituidos por filas y columnas conductoras en cuyo cruce se encuentra un pulsador mecánico o de membrana que, al ser pulsado, establece el contacto eléctrico entre la fila y la columna correspondiente. Para su conexión al microcontrolador se deben colocar unas resistencias de pull-up en las filas (o las columnas). De esta forma si se pone a masa (cero lógico) una columna (fila) se obtendrá un cero en la fila (columna) correspondiente cuando se pulse una tecla. Disponibilidad de las compuertas Nand: Estos dispositivos están disponibles en la mayoría de los fabricantes de semiconductores como Fairchild Semiconductor, Philips o Texas Instruments. Normalmente, estos están disponible tanto en el orificio pasante de los formatos DIL y SOIC. Las Teclado matricial, compuerta nand y or, decodificación Solórzano Martel Henry 1323220141 Universidad Nacional del Callao, Facultad de Ingeniería Electrónica

Upload: henrysolorzanomartel

Post on 13-Sep-2015

4 views

Category:

Documents


0 download

DESCRIPTION

unac

TRANSCRIPT

RESUMENTeclado matricial, compuerta nand y or, decodificacinSolrzano Martel Henry 1323220141

Universidad Nacional del Callao, Facultad de Ingeniera Electrnica

Teclado Matricial, compuertas nand de 2,3,4,8 entradas y compuerta or de 8 entradas, decodificadores

ABSTRACTMatrix keyboard, NAND gates and gate inputs 2,3,4,8 or 8 inputs , decodersKEYWORDS: Bistable Electrical, Propositional logic.Teclado matricial:El teclado matricial proporciona una interfaz sencilla de entrada de datos. Sus usos pueden ser tan variados como aplicaciones que precisen de la introduccin manual de datos puedan ocurrrsele al diseador. Desde una calculadora, pasando por una cerradura codificada, un termostato programable, etc.En el mercado es habitual encontrar teclados matriciales pasivos de 3 x 4 y de 4 x 4 teclas. Esencialmente estn constituidos por filas y columnas conductoras en cuyo cruce se encuentra un pulsador mecnico o de membrana que, al ser pulsado, establece el contacto elctrico entre la fila y la columna correspondiente.Para su conexin al microcontrolador se deben colocar unas resistencias de pull-up en las filas (o las columnas). De esta forma si se pone a masa (cero lgico) una columna (fila) se obtendr un cero en la fila (columna) correspondiente cuando se pulse una tecla.

Disponibilidad de las compuertas Nand:Estos dispositivos estn disponibles en la mayora de los fabricantes de semiconductores como Fairchild Semiconductor, Philips o Texas Instruments. Normalmente, estos estn disponible tanto en el orificio pasante de los formatos DIL y SOIC. Las hojas de datos estn disponibles en la mayora de las bases de datos de hojas de datos.Estn disponibles los estndares de 2, 3, 4 y 8 de puertas NAND de entrada:CMOS4011: Puerta NAND Cudruple de 2 entradas4023: Puerta NAND Triple de 3 entradas4012: Puerta NAND Dual de 4 entradas4068: Puerta NAND Mono de 8 entradasTTL7400: Puerta NAND Cudruple de 2 entradas7410: Puerta NAND Cudruple de 3 entradas7420: Puerta NAND Dual de 4 entradas7430: Puerta NAND Mono de 8 entradasCompuerta or:En las compuertas OR y NOR, cada entrada conectada a otra entrada representa una carga adicional cuando el nivel de entrada es L. Cuando el nivel de entrada es H, cada entrada adicional unida cuenta como una carga ms para todos los tipos de compuertas TTL.Las compuertas NOR y OR utilizan un transistor distinto para cada entrada, por lo tanto, con entrada L la corriente total es la suma de las corrientes de todas las entradas unidas.Entradas no usadas conectadas a una salida no usada La opcin de la OR consiste en conectar las entradas no utilizadas a la salida de una compuerta no usada. Claramente, hay que alimentar las entradas con los niveles adecuados para que la salida genere el nivel requerido. Para las entradas no utilizadas de compuertas AND y NAND, la salida de la compuerta no utilizada debe ser H, y para las entradas no utilizadas de compuertas OR y NOR, debe ser L.- tiene menor consumo de corriente / mayor rango de voltaje74LVC32: Versin CMOS de bajo voltaje de la mismaDecodificacin:

Facultad Ingeniera Electrnica: 02 de Mayo del 2015

Decodificador para display de siete segmentosPantalla de 7 segmentos El display de 7 segmentos es un dispositivo a menudo se utiliza para mostrar valores numricos. Dado que puede indicar dgitos 0-9 (10 dgitos), la informacin binaria necesita tener 4 dgitos binarios, ya que con tres, slo ocho valores se pueden visualizar. Uno puede entonces imaginar un circuito como se muestra en la

En este circuito, ABCD son las cuatro entradas y binarios abcdefg son las salidas para la pantalla de siete segmentos. La tabla de verdad es la siguiente.

La notacin O indica el valor indiferente (puede ser 0 o 1), ya que ningn valor que muestra 9. El circuito anteriormente que proporciona la combinacin de las entradas deben evitar combinaciones en estos casos (a veces combinaciones que permanecen, total de seis se utilizan para el signo negativo, seal de error y otros). Como se mencion en la primera pgina de esta serie, la informacin binaria no est necesariamente relacionado con el nmero binario que representa. Por ejemplo, para la combinacin 0, abcdef es 1.111.110 . Este nmero binario no es igual al dgito correspondiente en la pantalla (0). Esto es en realidad un cdigo para la visualizacin de siete segmentos. Un circuito lgico que convierte una entrada para el cdigo de dispositivo se llama decodificador . La propia entrada de 4 bits ABCD , que est directamente relacionado con el valor decimal, es tambin llamado BCD .Diagrama de Veitch-Karnaugh Para el decodificador En la pgina anterior ( Electrnica digital IV-10 ), se les dio ejemplos de diagramas de Karnaugh Veitch para circuitos con mltiples entradas y una salida. Aqu hay siete pero, puesto que son elctricamente independiente, se considera que cada salida es un circuito y se puede preparar un diagrama para cada uno.

Los valores indiferentes (O) se deben introducir. Como puede ser cero o uno, se supone que los valores apropiados para formar los grupos ms grandes posibles. Como pgina mencionado, cuanto mayor sea el grupo, menor es el nmero de variables y la circuitera es ms simple.Circuito descodificador para la visualizacin

En la figura anterior, los circuitos para los segmentos como el diagrama anterior.Bibliografa Matemtica discreta Kolmant http://es.software.yahoo.com/fot/ftxt/karmap.html http://www.terra.es/personal/jftjft/ algebra/boole/algboole.htm http://www.terra.es/personal/jftjft/algebra/ boole/introduccion.htm http://es.dir.yahoo.com/ciencia_y_tecnologia/ matematicas/algebra/algebra_de_boole/ http://es.dir.yahoo.com/ciencia_y_tecnologia/ matematicas/algebra/algebra_de_boole http://www.conocimientosweb.net/portal/directorio http://www.zabalnet.com/intro/cursos/03_algebra.htm http://www.inf.ufsc.br/ine5365/algboole.html http://www.ncc.up.pt/~zp/aulas/9899/me/trabalhos/ alunos/circuitos_logicos/algboole. html http://buscador.hispavista.es/logica--algebra-de-boole