sistemas digitales lab 1

14

Click here to load reader

Upload: gerson-ovalle

Post on 27-Sep-2015

55 views

Category:

Documents


10 download

DESCRIPTION

sistemas digitalesunaclaboratorio 1

TRANSCRIPT

SISTEMAS DIGITALES

SISTEMAS DIGITALESBIESTABLES ASINCRONOS Y SINCORNOSUNIVERSIDAD NACIONAL DEL CALLAO

UNIVERSIDAD NACIONAL DEL CALLAOFACULTAD DE INGENIERA ELCTRICA Y ELECTRNICAESCUELA PROFESIONAL DE INGENIERA ELECTRNICA

Laboratorio de Sistemas Digitales

PRE INFORME: BIESTABLES ASINCRONOS Y SINCRONOS

CURSO: SISTEMAS DIGITALES

PROFESOR: Ing. UTRILLA SALAZAR DARIO

ALUMNO: OVALLE QUISPE GERSON

CODIGO:1313220302

2015

PARA EL INFORME PREVIO1. Describir el concepto de Biestable Asncrono, analice su funcionamiento y mencione los tipos de latches.

Un biestable asncrono, o Latch, es aquel dispositivo secuencial que monitorea sus entradas de manera continua haciendo que las salidas del dispositivo dependan solo de los estados de sus entradas esto de manera independiente de una seal de reloj (clock).

Tipos de latches:a) Latch RS (NAND)

R S

0 00 11 01 11 11 00 1

TABLA DE VERDADLATCH RS (NAND)

b) Latch RS (NOR)

R S

0 00 11 01 1 1 00 10 0

TABLA DE VERDADLATCH RS (NOR)

2.Describir el concepto de Biestable sncrono, analice su funcionamiento y describa los tipos de Flip flops convencionales.

Son los circuitos que tienen una seal de control que indica cuando pueden cambiar de valor. Hay de dos tipos, los activos por nivel y los activos por flanco. Para establecer los instantes de tiempo en un circuito secuencial basado en biestable conlleva a la introduccin de seales de reloj o clock que indicar dicho instante.

Tipos de Flip Flops (F-F):a) F-F Tipo RS:

b) F-F Tipo JK:

c) F-F Tipo D:

d) F-F Tipo T:

3. De los manuales tcnicos obtener los IC TTL y CMOS que realizan la funcin de latch y Flip Flops, analice su tabla de verdad y funcionamiento.

El 7473 y el 74HC73 tienen la misma representacin, poseen una salida a reset y se activan en flanco de bajada.

El 74HC76, 74LS76 y 7476 son los flip flop comerciales, con dos salidas de reset y clear que se activan en flanco de bajada.

El 7472 o 74HC72 se comporta como un flip flop triple con entradas J y K independientes. Posee un reset comn, un set comn y tambin comparten el mismo reloj o clock. Se activan en flanco de bajada.

El 74107 o 74HC107 se comporta como un flip flop JK con una salida para reset, se activa en flanco de bajada.

El 74ALS112, 741LS12, 74HC112 o 74S112 se comporta como un flip flop JK con dos salidas para reset y set, se activa en flanco de bajada.

El 74LS113, 74S113 o 74ALS113 se comporta como un flip flop JK con una salida para set, se activa en flanco de bajada.

El 74S114, 74ALS114 o 74LS114 se comporta como un flip flop doble con clock comun, posee una enttrada comun para reset y dos diferentes de set. Tienen salidas independientes y se activan en flanco de bajada.

El 7479, 74ALS109, 74F109, 74HC109 o 74LS109 se comporta como un flip flop JK con dos entradas para reset y set, se activan en flanco de subida.

4. Cul es la diferencia principal entre un Latch y el Flip Flop?

La diferencia radica que el trmino Flip-Flop se asume para un dispositivo secuencial que muestre sus entradas y cambie sus salidas en tiempos determinados por una seal de reloj (clock). Por otro lado, el nombre o trmino Latch, se usa para los dispositivos secuenciales que monitorea de forma continua sus entradas y cambia sus salidas independientemente de la seal de reloj. Esto es que, un Flip-Flop utiliza como entrada CLK una seal de pulso mientras que el Latch utiliza una seal de nivel.

5. Analice el funcionamiento del Flip Flop Maestro-Esclavo; investigar sus ventajas.

Un Flip-Flop maestro-esclavo es denominado tambin llamado principal-secundario. Estn compuestos por dos RS, JK o D sncronos en los que el primero funcionar con el flanco de subida y el segundo tomar el rol con el flanco de bajada.El biestable maestro est habilitado cuando llega el flanco positivo. En ese intervalo de tiempo, las salidas irn acorde con las entradas. Toda variacin har que la salida cambie. Cuando llega el flanco negativo al esclavo, este se habilita. Es en este instante donde toma la salida del maestro como entrada.Debido a esto, despus de flanco negativo de reloj, la salida del biestable esclavo ser la equivalente a la salida almacenada en el biestable maestro. La salida del esclavo es la salida del biestable completo.En la siguiente imagen se presenta el esquema interno del flip flop Maestro-Esclavo o Master-Slave:

Tabla de transicin:SRCPQ(t+1)

00110101

Q(t)01x

Una de las ventajas de utilizar estos biestables es porque los Flip Flop Maestro-Esclavo no se habilitan al mismo tiempo o de manera paralela. Es por ello que se les denomina que no son transparentes. La informacin lograda en una de las transiciones de la seal de reloj se mantiene hasta que ocurra otro proceso similar, hasta que el flanco positivo que active al maestro.

6. Describir las caractersticas de disparo de Flip Flops por pulso y por flanco.a) Flip flops disparados por pulso Tambin llamados por nivel son aquellos que actan solo con los niveles de amplitud 0 o 1. b) Flip flops disparados por flancoEs la arquitectura ms empleada para disear los circuitos. Solo cambia de valor en los flancos de reloj que normalmente suelen ser en los de subida, perotambin pueden ser en los de bajada. El cambio a la salida del biestable se produce despus del flanco de reloj.

7. utilizando flip flop J-K , desarrollar los circuitos para convertir a :

a) Flip Flop R-SRealizamos primero la tabla de conversinJ-K EntradasSalidasS-R Entradas

SRQnQn+1JK

00000X

0011X0

01000X

0110X1

10011X

1011X0

11InvalidoInvalido--

11InvalidoInvalido--

Por Karnaugh:

b) Flip Flop DRealizamos su tabla de conversin:

D EntradasSalidasS-R Entradas

DQnQn+1JK

0000X

010X1

1011X

110X0

Por Karnaguh obtenemos:

c) Flip Flop TRealizamos su tabla de conversin:T EntradasSalidasS-R Entradas

TQnQn+1JK

0000X

011X0

1011X

110X1

Por Karnaugh