ハードウェアマニュアルdst0, dst1,dpco信号はicd33 によるデバッグ端子として...
TRANSCRIPT
ハードウェアマニュアルS5U1C33L17T1100SOFTWARE EVALUATION TOOL FOR S1C33L17
本資料ご利用に際しての注意事項 (「本資料」には、この注意事項が記載されたドキュメント、及び、このドキュメントに添付して配布されるプログラムソースコード
一式が含まれます。)
1. 本資料の内容は、全て本資料発行時点のものであり、予告なく変更することがあります。ご利用の際は、弊社からの 新情報をご
確認ください。
2. 本資料の一部、または全部を弊社に無断で転載、または、複製など他の目的に使用することは堅くお断りします。
3. 本資料に掲載されるアルゴリズム、プログラム、応用回路、使用方法、製品データ、図、表等の技術情報はあくまでも参考情報で
あり、これらに起因するあらゆる損害、第三者の権利(工業所有権を含む)侵害あるいは損害の発生に対し、弊社はいかなる責任も
負いません。また、本資料によって第三者または弊社の工業所有権の実施権の許諾を行うものではありません。
4. 本資料に掲載されている情報は、人命にかかわるような状況下で使用される等の、高い信頼性、安全性が要求される製品やシステ
ムに用いられることを想定していません。よって、弊社は本資料に掲載されている情報をこれらの用途に用いた場合のいかなる責
任も負いません。
5. 本資料に掲載されている情報をお客様の製品に応用する場合は、システム全体で十分に機能評価及び信頼性評価を行い、お客様の
責任においてご利用ください。
6. 本資料に掲載されている情報は、誤りを含まないように慎重に製作しておりますが、万一誤りがあった場合は、弊社にご連絡をお
願いします。また、この誤りに起因する損害について、弊社はいかなる責任も負いません。
7. その他、本資料に関するお問い合わせ、お気づきの点がございましたら、弊社にご連絡ください。
© SEIKO EPSON CORPORATION 2009
製品型番体系
目次
S5U1C33L17T1100 ハードウェアマニュアル EPSON i
目次
1 特長..................................................................................................................................................... 1 2 パッケージ構成品 ............................................................................................................................... 3 3 各部の名称と機能 ............................................................................................................................... 4
3.1 各部の名称.................................................................................................................................. 4 3.1.1 全体の外観 ........................................................................................................................ 4 3.1.2 CPUボード(LCDボード、Audioボードなし) ................................................................ 5 3.1.3 ICDボード ......................................................................................................................... 6 3.1.4 LCDボード ........................................................................................................................ 7 3.1.5 Audioボード ...................................................................................................................... 8
3.2 ジャンパー、ディップスイッチの機能と設定 ............................................................................ 9 3.2.1 CPUボード ........................................................................................................................ 9
3.2.1.1 JP1 の機能と設定........................................................................................................... 9 3.2.1.2 JP2、JP3 の機能と設定 ................................................................................................. 9 3.2.1.3 ディップスイッチ(DSW1)の機能と設定.................................................................. 10
3.2.2 Audioボード .................................................................................................................... 11 3.2.2.1 JP1 の機能と設定......................................................................................................... 11
3.3 主要部品 ................................................................................................................................... 12 3.4 各部の機能................................................................................................................................ 14
3.4.1 ICDボード ....................................................................................................................... 14 3.4.2 CPUボード ...................................................................................................................... 15
3.4.2.1 電源 .............................................................................................................................. 15 3.4.2.2 CPUクロック ............................................................................................................... 15 3.4.2.3 CPUボードリセットスイッチ ...................................................................................... 15
3.4.3 LCDボード ...................................................................................................................... 15 3.4.4 Audioボード .................................................................................................................... 15
4 ブロック図 ........................................................................................................................................ 16 5 動作環境と起動手順.......................................................................................................................... 17
5.1 ソフトウェア簡易開発環境....................................................................................................... 17 5.2 SVT33L17 の単独動作.............................................................................................................. 21 5.3 ICDボードファームウエアアップデート手順 ........................................................................... 21
6 ICDボードとICD33 の相違点 ............................................................................................................. 22 7 搭載メモリー .................................................................................................................................... 23
7.1 NOR Flash回路......................................................................................................................... 24 7.2 SDRAM回路 ............................................................................................................................. 24
目次
ii EPSON S5U1C33L17T1100 ハードウェアマニュアル
7.3 NAND Flash回路.......................................................................................................................... 25 7.4 Serial Flash回路 ....................................................................................................................... 25
8 CPUのキー入力回路 .......................................................................................................................... 26 9 MMCカードインターフェース回路.................................................................................................... 27 10 UART(RS-232C)インターフェース回路 .......................................................................................... 28 11 USBインターフェース回路.............................................................................................................. 29 12 LCD回路 .......................................................................................................................................... 30 13 Audio回路........................................................................................................................................ 31 14 拡張インターフェースコネクタ...................................................................................................... 32
14.1 CPUボード ............................................................................................................................... 32 14.1.1 デバッグ用コネクタ ........................................................................................................ 32 14.1.2 USBインターフェース .................................................................................................... 34 14.1.3 MMCインターフェース ................................................................................................... 35 14.1.4 UART(RS-232C)インターフェース ................................................................................. 36 14.1.5 LCDボードインターフェース.......................................................................................... 37 14.1.6 Audioボードインターフェース........................................................................................ 39 14.1.7 外部拡張インターフェース ............................................................................................. 40
14.2 LCDボード................................................................................................................................ 42 14.3 Audioボード.............................................................................................................................. 44
Appendix A 基板寸法図..................................................................................................................... 45 A.1 外観図(CPUボード/ICDボード/LCDボード/Audioボード).................................................... 45 A.2 CPUボードの寸法図 ................................................................................................................. 46 A.3 ICDボードの寸法図 .................................................................................................................. 46 A.4 LCDボードの寸法図 ................................................................................................................. 47 A.5 Audioボードの寸法図 ............................................................................................................... 48
1 特長
S5U1C33L17T1100 ハードウェアマニュアル EPSON 1
1 特長 S5U1C33L17T1100(Software eValuation Tool for S1C33L17、以下 SVT33L17)は、SEIKO EPSON 製 MCU S1C33L17 の評
価用ボードです。
SVT33L17 は、CPU ボード、ICD ボード、LCD ボード、Audio ボードの4つのボードで構成され、ICD ボードと CPU ボー
ドを接続することにより、他の ICD などのデバッグツールを介すことなくソフトウェアのデバッグを行うことができま
す。また、LCD ボード、及び Audio ボードを装着して、LCD パネル表示や Audio 入出力の簡易評価を行うことができま
す。
<CPU ボード>
CPU S1C33L17
入力電源電圧 +5.0V ±5% DC
レギュレータ出力電圧 +3.3V DC(I/O)、+1.8V DC(CPU Core)
CPU 入力クロック OSC1:32.768kHz(リアルタイムクロック用)
OSC3:48MHz
搭載機能/デバイス • NOR Flash (64Mbit)
• SDRAM (128Mbit)
• NAND Flash (2Gbit)
• Serial Flash (8Mbit)
• MMC カードソケット
• USBminiB コネクタ
• UART(RS-232C)コネクタ
• キースイッチ(6 キー)
• 拡張インターフェース(LCD ボード)コネクタ
• 拡張インターフェース(Audio ボード)コネクタ
• 外部拡張コネクタ(未実装)
• ICD ボードコネクタ
• ICD33 コネクタ
• ICDmini コネクタ
• BOOT MODE 設定スイッチ
• リセットスイッチ
• 電源スイッチ
1 特長
2 EPSON S5U1C33L17T1100 ハードウェアマニュアル
<ICD ボード>
PC とのインターフェース USB 1.1
電源電圧 USB バスパワー(オンボードレギュレータ出力電圧 3.3V)
搭載機能/デバイス • ステータス表示 LED(3 色発光)
• リセットスイッチ
• CPU ボードコネクタ
<LCD ボード>
搭載機能/デバイス • 3.5inch TFT QVGA 320(xRGB)×240 ドットパネル
• LED バックライト
• バックライト駆動用 DC コンバータ
<Audio ボード>
搭載機能/デバイス • Audio IC(CS42L51 CIRRUS LOGIC)
• Audio 入力ジャック
• Audio 出力ジャック
• マイク
2 パッケージ構成品
S5U1C33L17T1100 ハードウェアマニュアル EPSON 3
2 パッケージ構成品 S5U1C33L17T1100 パッケージ構成品を以下に示します。
(1) SVT33L17 CPU ボード(本体) ....................................................................................... 1
(2) SVT33L17 ICD ボード ................................................................................................... 1
(3) SVT33L17 LCD ボード.................................................................................................. 1
(4) SVT33L17 Audio ボード................................................................................................ 1
(5) USB ケーブル(A-miniB コネクタ) ............................................................................... 1
(6) AC アダプタ ................................................................................................................... 1
(7) 保証書 ............................................................................................................... 和/英各 1
(8) ご使用上の注意................................................................................................ 和/英各 1
(9) マニュアルダウンロードのご案内 ................................................................ 和/英各 1
3 各部の名称と機能
4 EPSON S5U1C33L17T1100 ハードウェアマニュアル
3 各部の名称と機能 各部の名称と機能は以下のとおりです。
3.1 各部の名称
3.1.1 全体の外観
図 3.1 全体の外観
3 各部の名称と機能
S5U1C33L17T1100 ハードウェアマニュアル EPSON 5
3.1.2 CPUボード(LCDボード、Audioボードなし)
図 3.2 CPU ボード表面各部の名称(LCD ボード、Audio ボードなし)
図 3.3 CPU ボード裏面各部の名称(LCD ボード、Audio ボードなし)
3 各部の名称と機能
6 EPSON S5U1C33L17T1100 ハードウェアマニュアル
3.1.3 ICDボード
図 3.4 ICD ボード表面各部の名称
図 3.5 ICD ボード裏面各部の名称
3 各部の名称と機能
S5U1C33L17T1100 ハードウェアマニュアル EPSON 7
3.1.4 LCDボード
図 3.6 LCD ボード表面各部の名称
図 3.7 LCD ボード裏面各部の名称
3 各部の名称と機能
8 EPSON S5U1C33L17T1100 ハードウェアマニュアル
3.1.5 Audioボード
図 3.8 Audio ボード表面各部の名称
図 3.9 Audio ボード裏面各部の名称
3 各部の名称と機能
S5U1C33L17T1100 ハードウェアマニュアル EPSON 9
3.2 ジャンパー、ディップスイッチの機能と設定
3.2.1 CPUボード
3.2.1.1 JP1 の機能と設定
JP1 は CPU の DST0,DST1,DPCO 信号をマルチファンクション機能で LCD ボードコントロール信号として使用する場合
に接続してください。この場合、DST0,DST1,DPCO 信号はデバッグに使用できなくなります。
通常は JP1 を OPEN で使用します。(出荷時、OPEN です。)
表 3.1 JP1 の設定
JP1 状態
全端子 Open 状態 (出荷時)
DST0, DST1,DPCO 信号は ICD33 によるデバッグ端子として
使用可能です。
全端子 Short 状態 TFT_CTL0,2,3 端子として使用できます。 DST0, DST1,DPCO と重複するので ICD33 との接続はできま
せん。
3.2.1.2 JP2、JP3 の機能と設定
JP2,JP3 は Audio ボードの制御信号として SPI を使用するか I2C を使用するかを選択します。
出荷時は SPI 側に接続されています。
表 3.2 JP2、JP3 の設定
JP2、JP3 状態
SPI 選択 (出荷時)
SPI 機能(P65,P66,P67)を使用
I2C 選択 I2C 機能(P41,P50)を使用
※ 付属の Audio ボードは SPI でご使用ください。
SPII2CSPI I2C
SPI I2C SPI I2C
3 各部の名称と機能
10 EPSON S5U1C33L17T1100 ハードウェアマニュアル
3.2.1.3 ディップスイッチ(DSW1)の機能と設定
DSW1 は CPU(S1C33L17)の BOOT MODE を設定します。
スイッチの設定により以下のような BOOT MODE が選択できます。
出荷時の BOOT MODE は NOR Flash に設定されています。
表 3.3 DSW1 の設定
SW1
1 2 3 Boot Mode Boot code start from MBR Execute from
ON ON ON Small Page NAND Flash
ON ON OFF Big Page NAND Flash 0x20004 0x0 of A0RAM
ON OFF -- Reserved - -
OFF ON -- NOR Flash
(出荷時) 0x2000C of A1ROM
Depending on Content in 0xC00000 of NOR Flash
OFF OFF ON PC RS232 0x0 of A0RAM
OFF OFF OFF SPI EEPROM 0x20010 of A1ROM
0x400 of A0RAM
図 3.10 BOOT MODE 設定スイッチ回路図
3 各部の名称と機能
S5U1C33L17T1100 ハードウェアマニュアル EPSON 11
3.2.2 Audioボード
3.2.2.1 JP1 の機能と設定
JP1 は I2S インターフェースの SCKI、WSI、MCLKI を接続するかどうかを選択します。
接続することにより Audio IC より CPU に Audio データを入力することができるようになります。
回路上、SCKO、WSO、MCLKO (CPU からの出力)と接続されることとなりますので、ソフトウェア上での対応が必要
です。出荷時は接続状態です。
表 3.4 JP1 の設定
JP1 状態
全端子 Open 状態
CPU からはデータ出力のみです。
全端子 Short 状態 (出荷時)
SCKI、WSI、MCLKI がそれぞれ SCKO、WSO、MCLKO と接
続されます。 データを CPU に転送することができます。
3 各部の名称と機能
12 EPSON S5U1C33L17T1100 ハードウェアマニュアル
3.3 主要部品
表 3.5 CPU ボード主要部品
品名 ロケーション 型名 メーカー名 CPU U4 S1C33L17 SEIKO EPSON CORP. 水晶振動子(48MHz) Y1 FA-238 EPSON TOYOCOM CORP. 水晶振動子(32.768kHz) Y2 MC-306 EPSON TOYOCOM CORP. SDRAM U2 MT48LC8M16A2P MICRON NOR Flash U1 SST39VF6401B-70-4I SST NAND Flash U6 K9F2G08U0A-PCB0 SAMSUNG Serial Flash U11 M45PE80-VMP6G ST-Micro RS-232C ドライバ U12 SP3220EBEY Sipex 電源 SW SW7 D501J12S2AHQF C&K リセットスイッチ(RESET SW) SW8 SKRAAKE010 ALPS 拡張コネクタ(LCD ボード) CN1 SSW-115-01-G-D SAMTEC 拡張コネクタ(LCD ボード) CN2 SSW-110-01-G-D SAMTEC 拡張コネクタ(Audio ボード) CN7 SSW-110-01-G-D SAMTEC 拡張コネクタ(Audio ボード) CN9,CN15 SSW-104-01-G-S SAMTEC ICD ボードコネクタ CN6 PS-10SD-D4T1-1 JAE ICD33 コネクタ CN3 7610-6002PL 3M ICDmini 電源コネクタ CN14 B04B-PASK-1(LF)(SN) JST ICDmini コネクタ CN13 A2-4PA-2.54DS(71) HIROSE UART(RS-232C DSUB)コネクタ CN4 DELC-J9SAF-23L9E JAE MMC カードコネクタ CN5 DM1B-DSF-PEJ(82) HIROSE 電源 DC ジャック CN8 PJ-037AH CUI USBminiB コネクタ CN10 54819-0572 molex キースイッチ SW1-SW6 SKRAAKE010 ALPS 電源 LED(緑) (1.8V,3.3V) LED2,LED3 SML-210PT ROHM
表 3.6 ICD ボード主要部品
品名 ロケーション 型名 メーカー名 USBminiB コネクタ CN2 54819-0572 molex LED(RGB) LED2 598-9920-307F Dialight リセットスイッチ(RESET SW) SW1 SKRAAKE010 ALPS デバッグ用コネクタ CN1 9-103801-0 Tyco
表 3.7 LCD ボード主要部品
品名 ロケーション 型名 メーカー名 LCD パネル - L5S30739 EPSON IMAGING DEVICES コネクタ(CPU ボード接続用) CN1 TSW-115-26-G-D SAMTEC コネクタ(CPU ボード接続用) CN2 TSW-110-26-G-D SAMTEC コネクタ(LCD パネル接続用) LCD1 FH12A-40S-0.5SH(55) HIROSE 電源 IC U4,U5 MIC3289-16YD6 MICREL
※ LCD パネルを調達される際は弊社までお問い合わせください。
3 各部の名称と機能
S5U1C33L17T1100 ハードウェアマニュアル EPSON 13
表 3.8 Audio ボード主要部品
品名 ロケーション 型名 メーカー名 コネクタ(CPU ボード接続用) CN1 TSW-110-26-G-D SAMTEC コネクタ(CPU ボード接続用) CN2,CN3 TSW-104-26-G-S SAMTEC オーディオジャック J1,J2 SJ1-3515-SMT UCI マイク MIC1 MB6022APC-0 KNOWLES Audio IC U1 CS42L51 CIRRUS LOGIC 電源 IC U2 LM1117MPX-ADJ NS
表 3.9 その他部品
品名 ロケーション 型名 メーカー名 AC アダプタ - UIA324-05 UNIFIVE
3 各部の名称と機能
14 EPSON S5U1C33L17T1100 ハードウェアマニュアル
3.4 各部の機能
3.4.1 ICDボード ICD ボードは、S1C33L17 のソフトウェア開発を効率よく行うためのハードウェアツール(エミュレータ)です。PC と、
CPU ボード上のターゲット IC(S1C33L17)間の通信を制御し、S1C33L17 の簡易ソフトウェア開発環境を提供します。
S1C33 コア製品機種すべてに対応する開発ツール ICD33(S5U1C33001H)との機能的な違いについては、6 章を参照くださ
い。
※ 図 3.11 の C17/C33 切り替えスイッチ(SW2)は、C33 側(シルクに「C33」と記載のある側。)固定でご使用くださ
い。C17 側に切り替えると動作できませんのでご注意ください。
図 3.11 C17/C33 切り替えスイッチ
ICD ボードリセットスイッチ
ICD ボードリセットスイッチ(SW1)を押すと、ICD ボード上のファームウェアが再起動し、ターゲットリセット信号
(XRESET_OUT)が CPU ボードに対して出力されます。CPU ボードと ICD ボードがハード的に接続されている場合は、
通信接続が完了します。CPUボードと ICDボードがハード的に接続されていない場合は、通信接続待ち状態となります。
ICD ボード LED
この LED は、ICD ボードとターゲットの状態を色別に示します。
●(青) 電源オン(ターゲットと初期接続が確立する前)
●(緑) ターゲットがデバッグモード中
●(赤) ターゲットが接続されていない、または正しく接続されていない ターゲットがユーザプログラムを実行中
C17/C33 切り替えスイッチ
(SW2)
3 各部の名称と機能
S5U1C33L17T1100 ハードウェアマニュアル EPSON 15
3.4.2 CPUボード CPU ボードは、ターゲット CPU(S1C33L17)を搭載した簡易ターゲット評価ボードです。周辺機器として、各種メモ
リ(SDRAM、NAND FLASH、NOR FLASH、SERIAL FLASH)、UART(RS-232C)、MMC カード、USB などの各周辺機能
や回路が搭載されており、これらの制御ソフトウェアの開発、評価に使用することができます。また、同梱される LCDボードや Audio ボードと接続可能な拡張インターフェースコネクタも搭載しており、パネル表示や音声入出力の制御ソ
フトウェア開発、評価に使用することができます。
3.4.2.1 電源
本ボードの電源は電源コネクタ(CN8)に外部から 5V を供給します。(付属の AC アダプタをお使い下さい。)
また、USB 端子からの電源供給も可能です。(USB から電源を供給する場合、消費電流にご注意ください。)
基板内部のレギュレータにより 3.3V と 1.8V を作り I/O 等周辺回路に 3.3V を、CPU の Core に 1.8V を供給しています。
(周辺の I/O インターフェース電圧は 3.3V です。)電源スイッチ(SW7)を ON にすると電源モニタ用の LED(1.8V、3.3V)
が点灯します。
3.4.2.2 CPUクロック
CPU クロックは OSC3 用に 48MHz、OSC1 用(リアルタイムクロック)に 32.768KHz の水晶発振子を搭載しています。
3.4.2.3 CPUボードリセットスイッチ
CPU ボードリセットスイッチ(SW6)を押すと、CPU ボードがリセットされます。
3.4.3 LCDボード LCD ボードは、CPU ボードの LCD ボードインターフェースコネクタに接続して使用します。LCD ボード上には、LCDパネル(L5S30739 EPSON IMAGING DEVICES)が搭載されており、LCD パネルへの表示評価が可能です。
LCD パネルは 320(×RGB)×240dots の表示と LED バックライトを備えた汎用 TFT パネルです。
CPU(S1C33L17)内蔵の LCD コントローラと SPI シリアル通信により制御することで画像表示の簡易評価を
行うことが出来ます。
LCD パネル L5S30739 の主な仕様を示します。
• Dot 数:960(320×RGB)×240
• Dot pitch:0.074×0.222mm
• MPU Serial I/F:SPI
• RGB I/F:18bit(RED 6bit,GREEN 6bit,BLUE 6bit) or 16bit(RED 5bit,GREEN 6bit,BLUE 5bit)
• DCKcycle:8.25MHz(TYP) HSYNC 周期:512CLK VSYNC 周期:263H
• Backlight:6 LED
3.4.4 Audioボード Audio ボードは、CPU ボードの Audio ボードインターフェースコネクタに接続して使用します。Audio ボード上には、
AudioIC(CS42L51 CIRRUS LOGIC)と、マイク、及びオーディオジャック(入出力用)が搭載されいます。CPU(S1C33L17)は、内蔵の I2S モジュールを使用して PCM データを I2S フォーマットで入出力できるため、Audio ボード上の AudioICを通して容易に音声入出力の機能評価を行うことが可能です。
CPU(S1C33L17)から AudioIC の制御は SPI インターフェースにより行います。
4 ブロック図
16 EPSON S5U1C33L17T1100 ハードウェアマニュアル
4 ブロック図 SVT33L17 の全体のブロック図は以下のとおりです。
(CPU ボード、ICD ボード、LCD ボード、Audio ボードを表します。)
図 4.1 SVT33L17 ブロック図
5 動作環境と起動手順
S5U1C33L17T1100 ハードウェアマニュアル EPSON 17
5 動作環境と起動手順 SVT33L17では ICDボードを介して PCに接続することで、PC上のデバッガで実行したコマンドに従って動作可能です。
また、ICD ボードや PC を使用せずに、CPU ボードを単独で動作させることもできます。以下、それぞれの動作を行う
ための接続や起動方法について説明します。
5.1 ソフトウェア簡易開発環境 SVT33L17 は ICD ボードを介して PC に接続し、PC 上の S1C33 開発ツール(S5U1C33001C パッケージに含まれる GNU33 IDE、コンパイラ、デバッガなど)と共に使用することで、CPU ボードをターゲットとする S1C33L17 ソフトウェアの簡
易開発環境を提供します。
図 5.1 ソフトウェア簡易開発環境
ソフトウェア簡易開発環境下の動作
この動作環境の場合、ターゲット CPU(S1C33L17)は、ICD ボードと接続された PC 上のデバッガで実行するコマンドに
従って動作します。デバッガで実行したコマンドは USB 経由で ICD ボードに送られ、そこで解析された後に S1C33L17のデバッグ信号に変換されて CPU ボードに送られます。PC 上のデバッガからプログラムやデータを CPU ボードにダウ
ンロードしたり、プログラムの実行や停止を制御して、デバッグを行うことができます。
CPU の動作モード
ターゲット CPU(S1C33L17)は、brk 命令や ICD ボードからのデバッグ割り込み(デバッガ上での強制ブレーク操作など)によりターゲットプログラムの実行を中断してデバッグモード(ブレーク状態)になります。この状態で、PC 上のデバッ
ガからコマンドを実行することができます。デバッグモード時は、ICD ボードの LED が緑に点灯します。一方、ターゲッ
ト CPU がターゲットプログラムを実行している状態をノーマルモードといいます。ノーマルモードでは、ICD ボードの
LED が赤く点灯します。
5 動作環境と起動手順
18 EPSON S5U1C33L17T1100 ハードウェアマニュアル
接続と起動
ソフトウェア簡易開発環境を実現するための接続と起動方法を以下に示します。
(1) ICD ボードと CPU ボードを接続します。10 ピンコネクタ同士を接続します。
(2) PC の電源をオンします。(オフの場合のみ)
(3) CPU ボードの電源をオンし、ICD ボードと PC を USB ケーブルで接続します。
(4) PC 上に USB ドライバのインストール画面が現れますので、適切なドライバをインストールします。(この操作は
初の接続時にのみ必要です。2 回目以降の接続時は不要です。)インストール方法は、後述の“USB ドライバのイン
ストール”を参照してください。
(5) ICD ボードの LED が青→緑(ターゲットがデバッグモード)となることを確認します。
(6) PC 上でデバッガを起動し、プログラムを実行させます。プログラム実行中に ICD ボードの LED が赤(ターゲット
がノーマルモード)になることを確認します。
デバッガの操作方法やデバッグコマンドの詳細については、「S5U1C33001C Manual (S1C33 Family C/C++コンパイラパッ
ケージ)」を参照してください。
注:デバッガが動作中は、絶対に PC~ICD ボード間の USB ケーブルを抜かないでください。
USB ドライバのインストール
(1) ICD ボードを USB ケーブルでホストコンピュータに接続すると、以下のような画面が表示されます。
5 動作環境と起動手順
S5U1C33L17T1100 ハードウェアマニュアル EPSON 19
(2) ウィザードに従って USB ドライバをインストールしてください。
USB ドライバの参照ディレクトリには、“C:¥EPSON¥GNU33¥utility¥drv_usb¥Icd33v60”を指定してください。
※ 上記のパスは、IDE がインストールされているパスを指定します。
5 動作環境と起動手順
20 EPSON S5U1C33L17T1100 ハードウェアマニュアル
USB ドライバのインストールが正常に終了すると、デバイスマネージャに以下のように表示されます。
注:上記画面のように正常に表示されない場合は、再度 USB ドライバのインストールを行ってください。
5 動作環境と起動手順
S5U1C33L17T1100 ハードウェアマニュアル EPSON 21
5.2 SVT33L17 の単独動作 SVT33L17 では、ICD ボードや PC を使用せずに CPU ボード単体で動作させることができます。
単独動作
この動作環境の場合、CPU ボード上の S1C33L17 はノーマルモードで動作し、ボード上に搭載されている Flash メモリ
などに書き込まれたプログラムを実行します。このため、CPU ボード上に搭載されている Flash メモリなどにあらかじ
めユーザプログラムをダウンロードしておく必要があります。
(SVT33L17 は Flash メモリにデモプログラムを書き込んだ状態で出荷されます。)
メモリへのユーザプログラムのダウンロード方法については、「S5U1C33001C Manual (S1C33Family C/C++コンパイラ
パッケージ)」を参照してください。
接続と起動
SVT33L17 を単独動作させる方法を以下に示します。
(1) PC の電源をオンします。(オフの場合のみ)
(2) ICD ボードと CPU ボードを接続した状態で、PC と ICD ボードを USB ケーブルで接続し、CPU ボードの電源をオ
ンします。
(3) PC 上のデバッガを起動し、メモリにユーザプログラムをダウンロードします。プログラムのダウンロード方法に
ついては、「S5U1C33001C Manual (S1C33 Family C/C++コンパイラパッケージ)」を参照してください。
(4) デバッガを終了後、CPU ボードの電源を切り、USB ケーブルと ICD ボードを取り外します。
(5) CPU ボードの電源を再投入すると CPU ボード上の S1C33L17 は、Flash メモリにダウンロードされたユーザプログ
ラムの実行を開始します。
5.3 ICDボードファームウエアアップデート手順 SVT33L17 は、PC 上のデバッガを使用して ICD ボードのファームウェアをアップデートすることができます。ICD ボー
ドのファームウェアは、必要に応じて弊社より提供いたします。(アップデート用ファイルの拡張子は“.sa”です。)
以下にファームウェアをアップデートする手順を示します。
注: ファームウェアのアップデート作業は、USB ドライバをインストールした後で行ってください。
(1) ICD ボードと CPU ボードを接続した状態で、CPU ボードの電源をオンします。 PC と ICD ボードを USB ケーブルで接続します。
(2) ICD ボードの RESET スイッチ(SW1)を押します。
(3) デバッガをコマンドプロンプトから起動します。 >cd c:¥EPSON¥gnu33 (gnu33 ツールがインストールされているパスを指定します。) >gdb
(4) デバッガが起動したら、以下のコマンドを入力してください。 (gdb) target icd6 usb (gdb) c33 firmupdate path¥filename.sa (“path¥filename.sa”にはアップデートするファイル名を指定します。)
(5) ICD ボードの LED が緑(●)に点灯すれば完了です。
(6) ICD ボードのリセットスイッチを押してファームウェアを再起動してください。
6 ICD ボードと ICD33 の相違点
22 EPSON S5U1C33L17T1100 ハードウェアマニュアル
6 ICD ボードと ICD33 の相違点 S1C33 Family 用の開発ツール S5U1C33001H(ICD33)と SVT33L17 ICDボードとの仕様上の比較を表 6.1に示します。なお、
SVT33L17 では、ICD33 インターフェースも実装されておりますが、ICD ボードと ICD33 を同時に接続することはでき
ません。ICD33 のご使用に関しては、S5U1C33001H1400 マニュアルを参照ください。
表 6.1 ICD ボードと ICD33 の機能比較
製品名 S5U1C33001H1400 (ICD33V6)
S5U1C33L17T1100(SVT33L17) ICD ボード
対応コア S1C33 コア
ホストインターフェース USB1.1
データダウンロード 大速度 約 27KB/s DCLK=12MHz 時 *1*3 約 21KB/s DCLK=12MHz 時 *1 *3
ターゲットとの通信周波数 (DCLK 周波数)
4kHz~40MHz
単体フラッシュライタ機能 あり なし
ファームウエアアップデート機能 あり
Flash 書き込み用電源供給 あり なし
トレース機能 あり なし
実行サイクル計測機能 あり なし
ターゲットへのリセット信号出力 あり
ターゲットシステム I/O 対応電圧 3.3V, 1.8V,ターゲットから 入力した電圧(1.0~5.0V) 3.3V
ターゲット接続用コネクタ 10 ピン、4 ピン *4 10 ピン *2 *4
*1 I/O インターフェース電圧=3.3V 時の対応周波数です。周辺ノイズ、温度条件、製品の種類やばらつき等によって上限周波数がス
ペック値より低くなる場合があります。
*2 CPU ボード以外には接続しないでください。
*3 SVT33L17 では、動作周波数 48MHz(DCLK=12MHz)です。
*4 ICD33 の 10 ピンコネクタと、ICD ボードの 10 ピンコネクタは、ピン配置、形状など異なりますのでご注意ください. (ICD ボードのコネクタ形状、ピン配置は 14.1.1 章を参照ください。)
7 搭載メモリー
S5U1C33L17T1100 ハードウェアマニュアル EPSON 23
7 搭載メモリー CPU ボードは以下のメモリーを搭載しています。
NOR Flash SST39VF6401B-70-4I(SST)(64Mbit)
SDRAM MT48LC8M16A2P (MICRON) (128Mbit)
NAND Flash K9F2G08U0A-PCBO (Samsung) (2Gbit)
Serial Flash M45PE80-VMP6G (ST) (8Mbit)
以下にメモリーマップを示します。
表 7.1 メモリーマップ
Area Address Chip Select Function Area22 XFFFF_FFFF #CE9:SDRAM is Disable External (2GB) x8000_0000 #CE7:SDRAM is Enable SDRAM Area21 x7FFF_FFFF #CE8 Not Use (1GB) x4000_0000 Area20 x3FFF_FFFF #CE10 Nor Flash(8MB) (512MB) x2000_0000 Area19 x1FFF_FFFF #CE7 SDRAM(16Mbyte) (256MB) x1000_0000 Area18 x0FFF_FFFF #CE6 Serial Flash (64MB) x0C00_0000 Area17 x0BFF_FFFF #CE6 Serial Flash(1MB) (64MB) x0800_0000 Area16 x07FF_FFFF #CE5 Extended GPO Port (32MB) x0600_0000 Area15 x05FF_FFFF #CE5 Extended GPO Port (32MB) x0400_0000 Area14 x03FF_FFFF #CE4 Not Use (16MB) x0300_0000 Area13 x02FF_FFFF #CE10 Nor Flash(8MB) (16MB) x0200_0000 Area12 x01FF_FFFF #CE11 Nand Flash(8MB) (8MB) x0180_0000 Area11 x017F_FFFF #CE11 Nand Flash(8MB) (8MB) x0100_0000 Area10 x00FF_FFFF #CE10 Nor Flash(4MB) (4MB) x00C0_0000 x00C0_0000- x00FF_FFFF Area9 x00BF_FFFF #CE9 External I/F (4MB) x0080_0000 Area8 x007F_FFFF #CE8 Not Use (2MB) x0060_0000 Area7 x005F_FFFF #CE7 SDRAM(2MB) (2MB) x0040_0000 0x0040_0000-0x005F_FFFF Area6 x003F_FFFF PeripheralModule (1MB) x0030_0000 Area5 x002F_FFFF #CE5 Extended GPO Port (1MB) x0020_0000 Area4 x001F_FFFF #CE4 Not Use (1MB) x0010_0000
7 搭載メモリー
24 EPSON S5U1C33L17T1100 ハードウェアマニュアル
7.1 NOR Flash回路 SST39VF6401B-70-4I(SST)(64Mbit)
図 7.1 NOR Falsh 回路図
7.2 SDRAM回路 MT48LC8M16A2P (MICRON) (128Mbit)
図 7.2 SDRAM 回路図
7 搭載メモリー
S5U1C33L17T1100 ハードウェアマニュアル EPSON 25
7.3 NAND Flash回路 K9F2G08U0A-PCB0 (Samsung) (2Gbit)
図 7.3 NAND Flash 回路図
7.4 Serial Flash回路 M45PE80-VMP6G (ST) (8Mbit)
図 7.4 Serial Flash 回路図
8 CPU のキー入力回路
26 EPSON S5U1C33L17T1100 ハードウェアマニュアル
8 CPU のキー入力回路 SVT33L17 は CPU ボード上に 6 個のキースイッチを搭載しています。
キーマトリックスとして CPU のポートからキーの状態を読み取ります。
キースイッチの回路を示します。
図 8.1 キー入力回路図
9 MMC カードインターフェース回路
S5U1C33L17T1100 ハードウェアマニュアル EPSON 27
9 MMC カードインターフェース回路 SVT33L17 は CPU ボード上に MMC カードとのインターフェースを搭載しています。
CPU と MMC カードは SPI インターフェースで通信を行います。
MMC カード周辺の回路を示します。
図 9.1 MMC カード回路図
10 UART(RS-232C)インターフェース回路
28 EPSON S5U1C33L17T1100 ハードウェアマニュアル
10 UART(RS-232C)インターフェース回路 SVT33L17 は CPU ボード上に RS-232C インターフェースを搭載しています。
PC との接続にはストレートケーブルをご使用ください。
RS-232C インターフェース周辺の回路を示します。
図 10.1 UART(RS-232C)インターフェース回路図
11 USB インターフェース回路
S5U1C33L17T1100 ハードウェアマニュアル EPSON 29
11 USB インターフェース回路
SVT33L17 は CPU ボード上に USB インターフェースを搭載しています。
USB インターフェース周辺の回路を示します。
CPU ボードの電源は USB コネクタからも供給可能です。
(USB から供給可能な電流値にご注意ください。)
CPU(S1C33L17)は FS(12Mbps)の転送モードに対応しています。
図 11.1 USB インターフェース回路図
12 LCD 回路
30 EPSON S5U1C33L17T1100 ハードウェアマニュアル
12 LCD 回路
LCD 機能の回路構成を示します。
図 12.1 LCD 機能回路図
13 Audio 回路
S5U1C33L17T1100 ハードウェアマニュアル EPSON 31
13 Audio 回路
Audio 機能の回路図を示します。
図 13.1 Audio 機能回路図
14 拡張インターフェースコネクタ
32 EPSON S5U1C33L17T1100 ハードウェアマニュアル
14 拡張インターフェースコネクタ
14.1 CPUボード
14.1.1 デバッグ用コネクタ 本ボードは ICD ボード、ICD33、ICDmini の接続用コネクタを持っています。
デバッグ方法等は“S5U1C33001C Manual (S1C33 Family C/C++コンパイラパッケージ)”を参照してください。
表 14.1 ICD ボード インターフェース
ICD ボードインターフェース(CN6)
メーカ: JAE 型番: PS-10SD-D4T1-1(メス) (ICD ボード側) メーカ: Tyco Electronics 型番: 9-103801-0(オス)
No. Name I/O 機能
1 DCLK O オンチップデバッガクロック出力ポート
2 GND - 電源グランド(全端子とも接続することを推奨)
3 GND - 電源グランド(全端子とも接続することを推奨)
4 XRESET I ターゲットリセット信号入力ポート
5 DSIO I/O オンチップデバッガデータ入出力ポート
6 TGT_EN - N.C(ターゲットイネーブル信号)
7 DST2 O オンチップデバッガステータス信号出力ポート
8 N.C - N.C
9 VCC - N.C
10 VCC - N.C
※ このコネクタを逆差しすると、双方のボードが破損してしまうことがありますのでご注意ください。CPU ボードと ICD ボードを
接続した状態の図は、3 章を参照ください。(ICD ボードのリセットスイッチが表面となるように接続してください。)
<CPU ボード上側側面図>
12
910
<ICD ボード側面図>
12
910
14 拡張インターフェースコネクタ
S5U1C33L17T1100 ハードウェアマニュアル EPSON 33
表 14.2 ICD33 インターフェース
ICD33 インターフェース(CN3)
メーカ: 3M 型番: 7610-6002PL
No. Name I/O 機能
1 DCLK O オンチップデバッガクロック出力ポート
2 GND - 電源グランド(全端子とも接続することを推奨)
3 DSIO I/O オンチップデバッガデータ入出力ポート
4 GND - 電源グランド(全端子とも接続することを推奨)
5 DST2 O オンチップデバッガステータス信号出力ポート
6 GND - 電源グランド(全端子とも接続することを推奨)
7 DST1 O オンチップデバッガ用信号出力ポート
8 GND - 電源グランド(全端子とも接続することを推奨)
9 DST0 O オンチップデバッガ用信号出力ポート
10 DPCO O オンチップデバッガ用信号出力ポート
※ DST0、DST1、DPCO 信号は JP1 を通して LCD 用コネクタ(CN2)に接続されています。本信号を LCD コントロールとして使用
した場合は、ICD33 によるデバッグはできませんのでご注意ください。
<CPU ボード(表面)コネクタ>
14 拡張インターフェースコネクタ
34 EPSON S5U1C33L17T1100 ハードウェアマニュアル
表 14.3 ICDmini インターフェース
ICDmini インターフェース(CN13,CN14)
CN13 メーカ: HIROSE 型番: A2-4PA-2.54DS(71) CN14 メーカ: JST 型番: B04B-PASK-1(LF)(SN) CN13
No. Name I/O 機能
1 DCLK O オンチップデバッガクロック出力ポート
2 GND - 電源グランド
3 DSIO I/O オンチップデバッガデータ入出力ポート
4 DST2 O オンチップデバッガステータス信号出力ポート
CN14
No. Name I/O 機能
1 N.C - -
2 GND - 電源グランド
3 XRESET I ターゲットリセット信号入力ポート
4 VCC (+3.3V) -I +3.3V 電源端子
※ ICD33 に対応した ICDmini は 2009 年 1 月現在リリースされていません。
※ CN13 にケーブルを接続する場合、青色のケーブルが 1 番ピンとなる方向に接続してください。
14.1.2 USBインターフェース SVT33L17 は USB インターフェースを備えており USBminiB コネクタが搭載されています。
表 14.4 USB インターフェース
USB インターフェース(CN10)
メーカ: Molex 型番: 54819-0572
No. Name I/O 機能
1 VBUS Power USB BUS Power
2 D- I/O D-
3 D+ I/O D+
4 ID - ID (N.C)
5 GND - 電源グランド
<CPU ボード(表面)コネクタ>
<CPU ボード(裏面)コネクタ
<CPU ボード(裏面)コネクタ>
14 拡張インターフェースコネクタ
S5U1C33L17T1100 ハードウェアマニュアル EPSON 35
14.1.3 MMCインターフェース SVT33L17 は MMC カードインターフェースを備えており MMC カードコネクタが搭載されています。
SPI により MMC カードの制御を行います。
表 14.5 MMC カードインターフェース
MMC カードインターフェース(CN5)
メーカ: HIROSE 型番: DM1B-DSF-PEJ(82)
No. Name I/O 機能
1 CD/DAT3 O XSCD_CS チップセレクト信号
2 CMD O SPI_SDO シリアルデータ出力
3 GND - 電源グランド
4 VDD - +3.3V 電源供給
5 CLK O SPI_CLK
6 VSS2 - 電源グランド
7 DAT0 I SPI_SDI シリアルデータ入力
8 DAT1 - 抵抗でプルアップ
9 DAT2 - 抵抗でプルアップ
10 nCD I XSDC_CD カード検出信号
11 WP I XSDC_WP ライトプロテクト信号
12 GND - 電源グランド
<CPU ボード(裏面)コネクタ>
14 拡張インターフェースコネクタ
36 EPSON S5U1C33L17T1100 ハードウェアマニュアル
14.1.4 UART(RS-232C)インターフェース SVT33L17 は RS-232C インターフェースを備えており D-Sub(9Pin)コネクタが搭載されています。
表 14.6 RS-232C インターフェース
RS-232C インターフェース(CN4)
メーカ: JAE 型番: DELC-J9SAF-23L9E(メス)
No. Name I/O 機能
1 DCD - N.C
2 TxD O シリアルデータ出力
3 RxD I シリアルデータ入力
4 DTR - DSR と接続されています
5 GND - 電源グランド
6 DSR - DTR と接続されています
7 RTS - CTS と接続されています
8 CTS - RTS と接続されています
9 RI - N.C
※ パソコンなどと接続する場合はストレートケーブルをご使用ください。
<CPU ボード(裏面)コネクタ>
14 拡張インターフェースコネクタ
S5U1C33L17T1100 ハードウェアマニュアル EPSON 37
14.1.5 LCDボードインターフェース
SVT33L17 の LCD ボードとの接続信号を示します。
CPU(S1C33L17)は 4/8 ビットモノクロ/カラーLCD パネルと 16 ビット汎用 TFT パネルに対応した LCD コントローラを内
蔵しています。本ボードでは対応する LCD 制御用信号をコネクタに接続しています。
表 14.7 LCD ボードインターフェース
LCD ボードインターフェース(CN1,CN2)
CN1 メーカ: samtec 型番: SSW-115-01-G-D(メス 30 ピン) CN2 メーカ: samtec 型番: SSW-110-01-G-D(メス 20 ピン) CN1
No. Name I/O 機能
1 +5V - 5V 電源端子 LCD ボードに供給します。
2 +3.3V - 3.3V 電源端子 LCD ボードに供給します。
3 FPDAT0 O LCD 表示データ出力
4 FPDAT1 O LCD 表示データ出力
5 FPDAT2 O LCD 表示データ出力
6 GND - 電源グランド(全端子とも接続することを推奨)
7 FPDAT3 O LCD 表示データ出力
8 FPDAT4 O LCD 表示データ出力
9 FPDAT5 O LCD 表示データ出力
10 GND - 電源グランド(全端子とも接続することを推奨)
11 FPDAT6 O LCD 表示データ出力
12 FPDAT7 O LCD 表示データ出力
13 FPDAT8 O LCD 表示データ出力
14 GND - 電源グランド(全端子とも接続することを推奨)
15 FPDAT9 O LCD 表示データ出力
16 FPDAT10 O LCD 表示データ出力
17 FPDAT11 O LCD 表示データ出力
18 GND - 電源グランド(全端子とも接続することを推奨)
19 FPDAT12 O LCD 表示データ出力
20 FPDAT13 O LCD 表示データ出力
21 FPDAT14 O LCD 表示データ出力
22 FPDAT15 O LCD 表示データ出力
23 GND - 電源グランド(全端子とも接続することを推奨)
24 FPFRAME O LCD フレームクロック出力
25 FPLINE O LCD ラインクロック出力
<CPU ボード(表面)コネクタ>
14 拡張インターフェースコネクタ
38 EPSON S5U1C33L17T1100 ハードウェアマニュアル
26 GND - 電源グランド(全端子とも接続することを推奨)
27 FPSHIFT O LCD シフトクロック出力
28 GND - 電源グランド(全端子とも接続することを推奨)
29 FPDRDY O LCD DRDY/MOD 信号出力
30 GND - 電源グランド(全端子とも接続することを推奨)
CN2
31 TFT_CTL0 O TFT インターフェース制御信号 ※1
32 TFT_CTL2 O TFT インターフェース制御信号 ※1
33 TFT_CTL3 O TFT インターフェース制御信号 ※1
34 GND - 電源グランド(全端子とも接続することを推奨)
35 SDO O SPI インターフェース SDO 信号
36 SDI I SPI インターフェース SDI 信号
37 SPICLK O SPI インターフェース CLK 信号
38 XLCD_CS O LCD コントローラセレクト信号(汎用ポート出力)
39 XLCD_RST O LCD コントローラリセット信号(汎用ポート出力)
40 LCD_PWR O LCD コントローラ電源制御信号(汎用ポート出力)
41 LCD_BL O LCD コントローラバックライト制御信号(汎用ポート出力)
42 GND - 電源グランド(全端子とも接続することを推奨)
43 GND - 電源グランド(全端子とも接続することを推奨)
44 P70/AIN0 I/O
45 P71/AIN1 I/O
46 - -
47 - -
48 - -
49 - -
50 - -
※1 TFT_CTL0、TFT_CTL2、TFT_CTL3は JP1を接続した場合に有効です。この場合 ICD33のデバッグ用信号と併用となるため ICD33は使用できません。
14 拡張インターフェースコネクタ
S5U1C33L17T1100 ハードウェアマニュアル EPSON 39
14.1.6 Audioボードインターフェース
SVT33L17 の Audio ボードとの接続信号を示します。
CPU(S1C33L17)は PCM データを I2S フォーマットで制御するモジュールを内蔵しています。これを使用してオーディオ
機能を実現できるよう関連する信号をコネクタに接続しています。
表 14.8 Audio ボードインターフェース
Audio ボードインターフェース(CN7,CN9,CN15) CN7 メーカ: samtec 型番: SSW-110-01-G-D(メス 20 ピン) CN9 メーカ: samtec 型番: SSW-104-01-G-S(メス 4 ピン) CN15 メーカ: samtec 型番: SSW-104-01-G-S(メス 4 ピン) CN7 No. Name I/O 機能 1 GND - 電源グランド(全端子とも接続することを推奨) 2 +3.3V - 3.3V 電源端子 Audio ボードに供給します。 3 GND - 電源グランド(全端子とも接続することを推奨) 4 GND - 電源グランド(全端子とも接続することを推奨) 5 SDO /SCL O SPI SDO /I2C SCL JP3 で切り替えます。 6 SDI /SDA I SPI SDI /I2C SDA JP2 で切り替えます。 7 XCORDEC_CS O Audio IC セレクト信号 8 SPI_SCK O SPI インターフェース CLK 信号 9 GND - 電源グランド(全端子とも接続することを推奨) 10 GND - 電源グランド(全端子とも接続することを推奨) 11 OPEN - N.C 12 XCORDEC_RST O Audio IC リセット信号 13 GND - 電源グランド(全端子とも接続することを推奨) 14 I2S_MCLKO O I2S MCLKO 信号 15 I2S_WSO O I2S WSO 信号 16 GND - 電源グランド(全端子とも接続することを推奨) 17 GND - 電源グランド(全端子とも接続することを推奨) 18 GND - 電源グランド(全端子とも接続することを推奨) 19 I2S_SCKO O I2S SCKO 信号 20 I2S SDO O I2S SDO 信号 CN15 21 GND - 電源グランド(全端子とも接続することを推奨) 22 +3.3V - 3.3V 電源端子 Audio ボードに供給します。 23 +5V - 5V 電源端子 Audio ボードに供給します。 24 GND - 電源グランド(全端子とも接続することを推奨) CN9 25 I2S SDI I I2S SDI 信号 26 I2S_SCKI I I2S SCKI 信号 27 I2S_WSI I I2S WSI 信号 28 I2S_MCLKI I I2S MCLKI 信号
<CPU ボード表面図>
CN7 CN15
CN9
14 拡張インターフェースコネクタ
40 EPSON S5U1C33L17T1100 ハードウェアマニュアル
14.1.7 外部拡張インターフェース
外部拡張用に以下の信号が外部拡張用コネクタに引き出されています。
ただし、出荷時には外部拡張コネクタは実装されていません。
ボード上のスルーホールは 2.54mm ピッチ 穴径φ1.0 です。
表 14.9 外部拡張インターフェース
外部拡張インターフェース(CN11,CN12)
CN11
No. Name I/O 機能
1 +3.3V - 3.3V 電源端子
2 +3.3V - 3.3V 電源端子
3 EXT_A0 O アドレスバス
4 EXT_A1 O アドレスバス
5 EXT_A2 O アドレスバス
6 EXT_A3 O アドレスバス
7 EXT_A4 O アドレスバス
8 EXT_A5 O アドレスバス
9 EXT_A6 O アドレスバス
10 EXT_A7 O アドレスバス
11 EXT_A8 O アドレスバス
12 EXT_A9 O アドレスバス
13 EXT_A10 O アドレスバス
14 EXT_A11 O アドレスバス
15 EXT_A12 O アドレスバス
16 EXT_A13 O アドレスバス
17 EXT_A14 O アドレスバス
18 EXT_A15 O アドレスバス
19 EXT_A16 O アドレスバス
20 EXT_A17 O アドレスバス
21 EXT_A18 O アドレスバス
22 EXT_A19 O アドレスバス
23 EXT_A20 O アドレスバス
24 EXT_A21 O アドレスバス
25 EXT_A22 O アドレスバス
26 OPEN - N.C
27 GND - 電源グランド
28 GND - 電源グランド
29 EXT_XRD O リード信号
30 EXT_XWR O ライト信号
31 EXT_XCE9 O エリア 9 チップイネーブル信号
32 EXT_XBSH O バスストローブ信号
33 OPEN - N.C
34 OPEN - N.C
35 GND - 電源グランド
36 GND - 電源グランド
14 拡張インターフェースコネクタ
S5U1C33L17T1100 ハードウェアマニュアル EPSON 41
37 EX_XRST I 外部リセット入力 0:リセット有効 47KΩPullUp 抵抗
38 XNMI I 外部 NMI 入力信号 0:有効 100KΩPullUp 抵抗
39 GND - 電源グランド
40 GND - 電源グランド
CN12
1 +3.3V - 3.3V 電源端子
2 +3.3V - 3.3V 電源端子
3 EXT_D0 I/O データバス
4 EXT_D1 I/O データバス
5 EXT_D2 I/O データバス
6 EXT_D3 I/O データバス
7 EXT_D4 I/O データバス
8 EXT_D5 I/O データバス
9 EXT_D6 I/O データバス
10 EXT_D7 I/O データバス
11 GND - 電源グランド
12 GND - 電源グランド
13 EXT_D8 I/O データバス
14 EXT_D9 I/O データバス
15 EXT_D10 I/O データバス
16 EXT_D11 I/O データバス
17 EXT_D12 I/O データバス
18 EXT_D13 I/O データバス
19 EXT_D14 I/O データバス
20 EXT_D15 I/O データバス
21 GND - 電源グランド
22 GND - 電源グランド
23 EXT_SPI_SDI I SPI SDI 信号
24 EXT_SPI_SDO O SPI SDO 信号
25 OPEN - N.C
26 EXT_SPI_CLK O SPI CLK 信号
27 GND - 電源グランド
28 GND - 電源グランド
29 EXT_I2S_MCLKI I I2S MCLKI 信号
30 EXT_I2S_WSI I I2S WSI 信号
31 EXT_I2S_SCKI I I2S SCKI 信号
32 EXT_I2S_SDI I I2S SDI 信号
33 EXT_I2S_MCLKO O I2S MCLKO 信号
34 EXT_I2S_WSO O I2S WSO 信号
35 EXT_I2S_SCKO O I2S SCKO 信号
36 EXT_I2S_SDO O I2S SDO 信号
37 +5V - 5V 電源端子
38 +5V - 5V 電源端子
39 GND - 電源グランド
40 GND - 電源グランド
14 拡張インターフェースコネクタ
42 EPSON S5U1C33L17T1100 ハードウェアマニュアル
14.2 LCDボード SVT33L17 に付属の LCD ボードは LCD パネルとして L5S30739(EPSON IMAGING DEVICES)を搭載しており
16BitRGB(5Bit RED,6Bit GREEN,5Bit Blue) 320(×RGB)×240 Dot の表示が可能です。また、LED タイプのバックライト
を装備しています。
表 14.10 LCD ボードインターフェース
LCD ボードインターフェース(CN1,CN2)
CN1 メーカ: samtec 型番: TSW-115-26-G-D(オス 30 ピン) CN2 メーカ: samtec 型番: TSW-110-26-G-D(オス 20 ピン) CN1
No. Name I/O 機能
1 +5V - 5V 電源端子
2 +3.3V - 3.3V 電源端子
3 FPDAT0 I LCD 表示データ入力
4 FPDAT1 I LCD 表示データ入力
5 FPDAT2 I LCD 表示データ入力
6 GND - 電源グランド(全端子とも接続することを推奨)
7 FPDAT3 I LCD 表示データ入力
8 FPDAT4 I LCD 表示データ入力
9 FPDAT5 I LCD 表示データ入力
10 GND - 電源グランド(全端子とも接続することを推奨)
11 FPDAT6 I LCD 表示データ入力
12 FPDAT7 I LCD 表示データ入力
13 FPDAT8 I LCD 表示データ入力
14 GND - 電源グランド(全端子とも接続することを推奨)
15 FPDAT9 I LCD 表示データ入力
16 FPDAT10 I LCD 表示データ入力
17 FPDAT11 I LCD 表示データ入力
18 GND - 電源グランド(全端子とも接続することを推奨)
19 FPDAT12 I LCD 表示データ入力
20 FPDAT13 I LCD 表示データ入力
21 FPDAT14 I LCD 表示データ入力
22 FPDAT15 I LCD 表示データ入力
23 GND - 電源グランド(全端子とも接続することを推奨)
24 FPFRAME I LCD フレームクロック入力
25 FPLINE I LCD ラインクロック入力
26 GND - 電源グランド(全端子とも接続することを推奨)
27 FPSHIFT I LCD シフトクロック入力
28 GND - 電源グランド(全端子とも接続することを推奨)
29 N.C - N.C(FPDRDY は使用していません)
30 GND - 電源グランド(全端子とも接続することを推奨)
<LCD ボード コネクタ>
<LCD ボード コネクタ>
14 拡張インターフェースコネクタ
S5U1C33L17T1100 ハードウェアマニュアル EPSON 43
CN2
31 N.C - TFT インターフェース制御信号は使用していません
32 N.C - TFT インターフェース制御信号は使用していません
33 N.C - TFT インターフェース制御信号は使用していません
34 GND - 電源グランド(全端子とも接続することを推奨)
35 SPISDI I SPI インタフェース データ入力信号
36 SPISDO O SPI インタフェース データ出力信号
37 SPICLK I SPI インタフェース CLK 信号
38 XLCD_CS I LCD コントローラセレクト信号
39 XLCD_RST I LCD コントローラリセット信号 0:リセット
40 LCD_PWR I LCD パネル電源を ON/OFF します 1: ON
41 LCD_BL I LCD パネルバックライトを ON/OFF します 1:ON
42 GND - 電源グランド(全端子とも接続することを推奨)
43 GND - 電源グランド(全端子とも接続することを推奨)
44 - - 未使用
45 - - 未使用
46 - - 未使用
47 - - 未使用
48 - - 未使用
49 - - 未使用
50 - - 未使用
14 拡張インターフェースコネクタ
44 EPSON S5U1C33L17T1100 ハードウェアマニュアル
14.3 Audioボード SVT33L17 に付属の Audio ボードは AudioIC として CS42L51(CIRRUS LOGIC)を搭載し LINE IN、LINE OUT、マイク入
力を備えています。CPU とのデータ転送は I2S インターフェースにより行いまた、SPI インターフェースによりコマン
ド通信を行います。
表 14.11 Audio ボードインターフェース
Audio ボードインターフェース(CN1,CN2,CN3)
CN2 メーカ : samtec 型番 : TSW-110-26-G-D(オス 20 ピン) CN3 メーカ : samtec 型番 : TSW-104-26-G-S(オス 4 ピン) CN1 メーカ : samtec 型番 : TSW-104-26-G-S(オス 4 ピン) CN2
No. Name I/O 機能
1 GND - 電源グランド(全端子とも接続することを推奨)
2 +3.3V - 3.3V 電源端子
3 GND - 電源グランド(全端子とも接続することを推奨)
4 GND - 電源グランド(全端子とも接続することを推奨)
5 DO I AudioIC の SPI SDI に接続されています。
6 N.C - SPI SDO に相当しますが AudioIC からの出力はありません。
7 XCORDEC_CS I AudioIC のチップセレクト信号
8 SPI_SCK I SPI インターフェース CLK 信号
9 GND - 電源グランド(全端子とも接続することを推奨)
10 GND - 電源グランド(全端子とも接続することを推奨)
11 OPEN - N.C
12 XCORDEC_RST O AudioIC リセット信号 0:リセット
13 GND - 電源グランド(全端子とも接続することを推奨)
14 I2S_MCLKO I I2S MCLKO 信号(CPU からの出力)
15 I2S_WSO I I2S WSO 信号(CPU からの出力)
16 GND - 電源グランド(全端子とも接続することを推奨)
17 GND - 電源グランド(全端子とも接続することを推奨)
18 GND - 電源グランド(全端子とも接続することを推奨)
19 I2S_SCKO I I2S SCKO 信号(CPU からの出力)
20 I2S SDO I I2S SDO 信号(CPU からの出力)
CN3
21 GND - 電源グランド(全端子とも接続することを推奨)
22 +3.3V - 3.3V 電源端子 AudioIC の I/O 電源です。
23 +5V - 5V 電源端子 内部で AudioIC 用 2.5V を作ります。
24 GND - 電源グランド(全端子とも接続することを推奨)
CN1
25 I2S SDI O I2S SDI 信号 AudioIC からの出力データです。
26 I2S_SCKI O I2S SCKI 信号 AudioIC からの出力クロックです。
27 I2S_WSI O I2S WSI 信号 AudioIC からの出力です。
28 I2S_MCLKI O I2S MCLKII 信号 AudioIC からの出力です。
<Audio ボードコネクタ>
CN3
CN1
CN2
Appendix A 基板寸法図
S5U1C33L17T1100 ハードウェアマニュアル EPSON 45
Appendix A 基板寸法図 A.1 外観図(CPUボード/ICDボード/LCDボード/Audioボード) 基板の外観図(CPU ボード/ICD ボード/LCD ボード/Audio ボード)は以下のとおりです。
図 A.1 外観寸法図(全体 表面)
図 A.2 外観図(全体 後面)
図 A.3 外観図(全体 前面)
Appendix A 基板寸法図
46 EPSON S5U1C33L17T1100 ハードウェアマニュアル
A.2 CPUボードの寸法図 CPU ボードの寸法図は以下のとおりです。
図 A.4 CPU ボード寸法図(表面から見た場合)
A.3 ICDボードの寸法図 ICD ボードの寸法図は以下のとおりです。
図 A.5 ICD ボード寸法図(表面から見た場合)
Appendix A 基板寸法図
S5U1C33L17T1100 ハードウェアマニュアル EPSON 47
A.4 LCDボードの寸法図 LCD ボードの寸法図は以下のとおりです。
図 A.6 LCD ボード寸法図
Appendix A 基板寸法図
48 EPSON S5U1C33L17T1100 ハードウェアマニュアル
A.5 Audioボードの寸法図 Audio ボードの寸法図は以下のとおりです。
図 A.7 Audio ボード寸法図
RESET SW
USB I/F
GND1 GND2
3.3V
1.8V
OPEN
注意1.+3V3,+1V8,USBVCC,USB_VBUS,CN2.1-F1は電源ラインなので太くする。 +3.3V,+1.8Vは内層
一点鎖線部分はUSBバスラインなので並走、等長とし差動特性インピーダンスは90Ωとする。また、最短で配線し周囲をGNDで他の信号と分離すること。
2.GNDはベタGNDとする。内層と接続するための適当数のビアがあること。
C33DCLKはクロックラインなのでGNDでガードする。また、最短配線とする。
XRESETはGNDでガードする。また、最短配線とする。
DR-4220-3205 <RevCode>
SVT33L17 ICD Board
A3
1 2Monday, April 14, 2008
Title
Size Document Number Rev
Date: Sheet of
VBUSON
C33DCLK
XRESET_OUTC33DSIOTGT_ENC33DST2
XRESET
LED01_0LED01_1LED01_2
USB_DMUSB_DP
+3V3
USBVCCUSB_VBUS
USBVCC +3V3
+3V3 +1V8
+3V3
+3V3 +3V3 +3V3
+3V3
+3V3
+3V3
+3V3
+3V3
R3 0
TP1
TH
FET1
TPC61031234
56 D
DGS
DD
Q1RN1104F
3
1
2
TP2
TH
R9 120
R247K
TP3
TH
R10 30
C1
0.1uF
TP4
TH
R11 30
R1 OPEN
C6
0.1uF
R7470K
U5 74LVC244
1
20
2468
19
17151311
181614123579
10
OE1
VCC
I0I1I2I3
OE2
I4I5I6I7
O0O1O2O3O4O5O6O7
GND
LED2
598-9920-307F
1
2
3
4
G
R
B
AN
C8
4.7uF
LED1
HBMGFRT825
1
2
34
5
6 R
G
BB
G
R
TP8
PAD
C2
0.1uF
U3
S-1000N28
1
23
4 OUT
VDDNC
VSS
U4
SN74LVC1G97
123 4
56IN1
GNDIN0 Y
VCCIN2
U2 SN652401234 5
678GND
CGNDD GND
BGND
A
U7
S-1170B18UC
123 4
5ONVSSNC VIN
VOUT
SW1SKRAAKE010
1
2
3
4
+C3100uF
R5 22
C7 0.1uF
CN1
PEC36DBAN
123456789
10
DCLKGNDGNDXRESETDSIOTGT_ENDST2NCVCCVCC
C12
4.7uF
C100.1uF
TP5
TH
CN254819-0572
123456789
VBUSD-D+ID
GNDFGNDFGNDFGNDFGND
TP6
TH
R6 22
C11
4.7uF
F1BLM21PG600SN1D
F2BLM21PG600SN1D
R41.5K
TP7
PAD
C4
22uF
R8100K
C5
0.1uF
C9
4.7uF
U6
S-1170B33UC
123 4
5ONVSSNC VIN
VOUT
U1SN74LVC1G125
2 4
1
35
JICD33
OPEN
BGA(48Pin)
PFBGA(180Pin)
一点鎖線内は発振回路なので最短配線、GNDでガード。実装裏面での他のパターンの横断を行わないこと。
C19-C29,C30-C40はU9用バイパスコンデンサ。BGA裏面等に最短で配置すること。
最短配線、GNDでガード
DR-4220-3205 <RevCode>
STV33L17 ICD Board
A3
2 2Monday, April 14, 2008
Title
Size Document Number Rev
Date: Sheet of
D6
D6
D10
D5
D7
A1
A13
A19
D2
A4
A8
A11
A12
A10
D14
D15
A3
A21
D14
A20
D4
A12
A15
D1
A9
D0
D3
D13
A18
D2
A17
A6
A9
A3
A5
D9
A7
A15
A22
A8
A6
A19
A1
A16D8
A2
D11D10
D3
A7
A18
D4
D7
D11
D8A10
D0
A11
A14
A14
A16
A17
A20
D1
D12
D15
A13
A5
A21
D12
A4
A2
D13
A22
D5
D9
XRESET
LED01_0LED01_1LED01_2
TIMER
C33DST2
C33DSIO
SIO
SIO
P81P81
TGT_EN
C33DST2
XRESET
P10
P30
XRESET_OUT
C33DCLK
P12
TIMER
P31
P13
P32
P14
P11
P10P11P12P13P14P30P31P32
USB_DMUSB_DP
VBUSON
+3V3
+3V3
+3V3
+3V3+3V3
+3V3
+3V3
+3V3
+1V8+3V3
+3V3
+3V3
+1V8
USB_VBUS
+3V3
R210
C22
0.1uF
XTAL1
FA-238
12 3
4INGNDOUT
GND
R360
C23
0.1uF
C18
9pF
R28OPEN
C14 0.1uF
C24
0.01uF
C150.22uF
C37
0.01uF
C35
0.01uF
C25
0.01uF
U10SN74LVC1G97
123 4
56IN1
GNDIN0 Y
VCCIN2
R370
C26
0.01uF
R22OPEN
U11TS5A3159A
1
2
34
5
6 NO
GND
NCCOM
V+
IN
R29OPEN
C27
1000pF
R300
C34
0.1uF
C28
1000pF
R15
4.7K
C38
1000pF
C29
1000pF
TP10PAD
C39
1000pF
C32
0.1uF
R310
R23OPEN
R144.7K
R174.7K
R134.7K
R12100K
R320
C36
0.01uF
C40
1000pF
C17
9pF
R24OPEN
C33
0.1uF
R330
C30
1uF
R25OPEN
U8 S29PL064JE1D1C1A1B1D2C2A2B5A5C5D5B6A6C6D6E6B2C3D4D3C4
F1G1A4A3B3
B4
F6
H6H1
G4
E2H2E3H3H4E4H5E5F2G2F3G3F4G5F5G6
A0A1A2A3A4A5A6A7A8A9A10A11A12A13A14A15A16A17A18A19A20A21
XCEXOEXWERY/XBYWP/ACC
XRESET
NC
VSSVSS
VCC
D0D1D2D3D4D5D6D7D8D9
D10D11D12D13D14D15
U9
S1C33E07
E2F2E3F1G2F3G1G3
H1H2J4J2H3
D13D14C14C13B14B13A13B12
D1D3E4E1
L13K12J12K14K3M2M3N1
N6M6N7M5N5
P7L6L7M7L8M8
N13M13
K13
L5 N4
K1
L1 K4
J3J1 K2
P8
P9
P2
P3
M4
M9
P1
P14
A14
A1
P4
D11
D6
D5
D4
N9
N3
E11
E10
E5
J11
J10
J5 K11
K10
K6
K5
M14N14L14
M1L3L4L2
P13P12L12N11P11
M12N12N10M11M10P10L11L10
A5B4C5
A4B5B2A2A10C4B3A3
E14C12D12E13F12E12F13F14G13G14G12H14H13H12J14J13
C6
A6
C1
C3
C2
D2
B1
B10
C11
A11
A12
B6
C7
A7
B7
C8
A8
D9
B8
D10
A9
C9
B9
C10
B11
D7
N8
N2
E7
E6
F11
F10
H5
H4
K7
G11
G4
P5
P6
L9D8
F5F4H11
H10
K9
K8
G10
G5
E9
E8
P00/SIN0/#DMAACK2P01/SOUT0/#DMAACK3P02/#SCLK0/#DMAEND2P03/#SRDY0/#DMAEND3P04/SIN1/I2S_SDOP05/SOUT1/I2S_WSP06/#SCLK1/I2S_SCKP07/#SRDY1/I2S_MCLK
P10/TM0/SIN0/#DMAEND0P11/TM1/SOUT0/#DMAEND1P12/TM2/#SCLK0/#DMAACK0P13/TM3/#SRDY0/#DMAACK1P14/TM4/SIN1
P20/SDCKEP21/SDCLKP22/#SDCSP23/#SDRAS/TFT_CTL1P24/#SDCASP25/#SDWEP26/DQMLP27/DQMH
P30/CARD2/#DMAREQ0P31/CARD3/#DMAREQ1P32/CARD4/#DMAREQ2P33/CARD5/#DMAREQ3
P60/SIN2/DCSIO0/EXCL0P61/SOUT2/DCSIO1/EXCL1P62/#SCLK2/#ADTRG/CMU_CLKP63/#SRDY2/WDT_CLK/#WDT_NMIP64/#WAIT/EXCL2P65/SDI/FPDAT8P66/SDO/FPDAT9P67/SPICLK/FPDAT10
P70/AIN0P71/AIN1P72/AIN2P73/AIN3P74/AIN4/EXCL5
P80/FPFRAMEP81/FPLINEP82/FPSHIFTP83/FPDRDY/TFT_CTL1/BCLKP84/DCSIO0/FPDAT11P85/DCSIO1
#RESET#NMI
BO
OT0
BO
OT1
VC
P
DS
IO/P
34D
CLK
/P35
DS
T2/P
36
DS
T1/P
16/D
CS
IO0/
#SC
LK1/
TFT_
CTL
3D
ST0
/P15
/TM
5/S
OU
T1/T
FT_C
TL0
DP
CO
/P17
/DC
SIO
1/#S
RD
Y1/
TFT_
CTL
2
MC
LKI
MC
LKO
RTC
CLK
1
RTC
CLK
O
TES
T0
BU
RN
IN
NC
NC
NC
NC
PLL
VS
S
VS
SV
SS
VS
SV
SS
VS
SV
SS
VS
SV
SS
VS
SV
SS
VS
SV
SS
VS
SV
SS
VS
SV
SS
USBDPUSBDM
USBVBUS
PB3/FPDAT11/I2S_MCLK/CARD5PB2/FPDAT10/I2S_SCK/CARD4
PB1/FPDAT9/I2S_WS/CARD3PB0/FPDAT8/I2S_SDO/CARD2
PA4/FPDAT11/TFT_CTL3/CARD1PA3/FPDAT10/TFT_CTL2/CARD0
PA2FPDAT9/TFT_CTL1PA1/FPDAT8/TFT_CTL0
PA0/TFT_CTL0
P97/FPDAT7P96/FPDAT6P95/FPDAT5P94/FPDAT4P93/FPDAT3P92/FPDAT2P91/FPDAT1P90/FPDAT0
#RD#WRH/#BSH
#WRL
#CE11/P56#CE10/P57
#CE9/P55/CARD0#CE8/P54/CARD1#CE7/P53/SDA10
P52/BCLK/#CE6/CMU_CLK#CE5/P51/CARD1#CE4/P50/CARD0
D15/PC7D14/PC6D13/PC5D12/PC4D11/PC3D10/PC2D9/PC1D8/PC0
D7D6D5D4D3D2D1D0
A24
/P40
/EX
CL4
/#S
DC
AS
A23
/P41
/EX
CL3
/#S
DR
AS
A22
/P42
/FP
DA
T8A
21/P
43/F
PD
AT9
A20
/P44
/FP
DA
T10
A19
/P45
/FP
DA
T11
A18
/P46
/TFT
_CTL
2A
17/D
QM
HA
16/D
QM
LA
15A
14A
13A
12A
11/P
47A
10A9
A8
A7
A6
A5
A4
A3
A2
A1
A0/
#BS
L
VD
DV
DD
VD
DV
DD
VD
DV
DD
VD
DV
DD
VD
DV
DD
VD
DV
DD
PLL
VD
D
AV
DD
VD
DH
VD
DH
VD
DH
VD
DH
VD
DH
VD
DH
VD
DH
VD
DH
VD
DH
VD
DH
VD
DH
VD
DH
R16OPEN
CN3
PBC36SGAN
1234
R340
C31
1uF
C130.1uF
SW2
CHS-01B1
12
R26OPEN
C16 0.1uFR19 33
C20
1uF
R350
TP9PAD
C19
1uF
TP11
PAD
R27OPEN
R18 0
R201M
C21
0.1uF
BOOT MODE
LCD I/F1
LCD I/F2
1 2 3
ON ONON
ON
OFF
BOOT MODENAND(SB)NAND(LB)RESERVE
NORRS232SPI
ON ON ON
OFF --OFF
OFF OFFOFF OFF OFF
ON
ICD
ICDBoard
CARD I/F
RS-232C I/F
SW1
SW5 SW6
SW3SW2
SW4
SPI
I2C
I2C
SPI
Audio I/F1
Audio I/F2
For Debug
For Debug
CPU P54(A2),PA0(P11) Not Use
ICD mini
クロック部分は最短で配線し他の部分とGNDで分離する。また、他の配線が横切らないこと。
一点鎖線以内は最短で配線し、他の部分とGNDで分離する。DCLK,DSIO,DST2の配線長は5cm以内を目標とする。DCLK、DSIOはそれぞれGNDでガードする。R33はIC U4端子の近くに配置する。
XRST,XNMIはそれぞれGNDでガードする。
U4用パスコン
U2用パスコン
USBVBUSは電源ライン(パターン幅1mm目標)USBDM,USBDPは差動特性インピーダンス90Ω等長配線とすること。他の信号とGNDで分離すること。配線長が短いこと。
PAD1-8はφ1.5のパッドとし裏面にあってもよい。
TP1-9はφ0.8のTHとする。
IC U4に近く
DSW1の近くにこの表をシルクで記入する。
DR-4220-3201 1.0
SVT33L17_MAIN-BOARD
A2
1 2Thursday, July 17, 2008
Title
Size Document Number Rev
Date: Sheet of
FPDAT15FPDAT14FPDAT13FPDAT12
FPDAT11FPDAT10FPDAT9FPDAT8
FPDAT7FPDAT6FPDAT5FPDAT4FPDAT3FPDAT2FPDAT1FPDAT0
FPDAT0FPDAT2FPDAT3FPDAT5FPDAT6FPDAT8FPDAT9FPDAT11FPDAT12FPDAT14 FPDAT15
FPDAT13
FPDAT10
FPDAT7
FPDAT4
FPDAT1 D0D1D2D3D4D5D6D7
D5D4
D13
D2
D9
D7
D7
D9
D4
D1
D14
D0
D2
D8
D11D10
D11
D1
D3
D1
D10
D7
D4
D0
D7
D14
D12
D6D5
D11
D3
D1D3
D6
D14
D8
D0
D15
D3
D10
D13
D2
D15
D5
D5
D12
D2
D8
D6
D9
D4
D12
D0
D6
D15
D13
A12
A20
A8
A2
A15
A15
A13
A12
A1
A10
A22
A17
A14
A21
A2
A13
A4
A2
A19
A15
A6A5
A1
A7A8
A13
A9A10
A17
A20
A21
A6
A18
A3
A3
A14
A14
A10A9
A19
A6
A3
A5
A4
A11
A16
A18
A11
A9 A12
A7
A4A5
A1
A7
A8
A16
A22
SOUT0CLEALE
I2S_SDOI2S_WSO
I2S_SCKOI2S_MCLKO
P14
SDCKESDCLKXSDCSXSDRASXSDCASXSDWEDQMLDQMH
XSMRDXSMWRXSMWP
XCODEC_RST
KEYO0KEYO1KEYO2
XSDC_CDXSDC_WP
SPI_SDOSPI_CLK
TP_INT
FPFRAMEFPLINE
FPSHIFTFPDRDYXSDC_CS
XCODEC_CS
XCE10
DS
IOD
CLK
DS
T2
DS
T1D
PCO
DS
T0
USBDPUSBDM FPDRDY
FPSHIFTFPLINE
FPFRAME
SPI_SDOXLCD_CS
LCD_PWR
TP_INTTP_XHTP_YH
XRDXBSHXWR
XCE11XCE10XCE9
SDA10XCE6XCE5I2C_SCL
XCE5
XWR
TP_XLTP_XHTP_YLTP_YHXLCD_RSTXLCD_CSLCD_PWRLCD_BL
XCE10XRDXWRXRST
XCE11XSMRDXSMWR
CLEALE
XSMWP
XSMRY
DQML
XSDWE
XSDCS
XSDRAS
SDCKE
DQMH
XSDCAS
SDCLK
A[1..22]
LCD_BL
XCE6
TP_YL
SPI_CLKXRST
XLCD_RST
SPI_SDI
SPI_SDO
SPI_CLK
TP_XL
XB
SL
D[0..15]
SDA10
DST0
DST1DPCO
SPI_SDI
TP_AD0TP_AD1
DSIO
DPCO
DST1
DCLK
DST0
DST2
XSDC_CD
SPI_CLK
SPI_SDI
XSDC_WP
XSDC_CSSPI_SDO
SOUT0SIN0
KEYO0
KEYI0
KEYO1
KEYI1
KEYO2
I2C_SDA
SPI_SDO
I2S_WSO
SPI_SDI
I2C_SCL
XCODEC_CS
XCODEC_RST
SIN0
I2S_WSII2S_SCKII2S_MCLKI
I2S_SDI
SPI_SDI
TP_AD0TP_AD1
KEYI0KEYI1
XRSTXNMI
USBVBUS
P14
FPDAT[0..15]
I2C
_SD
AX
SM
RY
ICD_XRST
I2S_SDI
I2S_WSII2S_SCKI
I2S_MCLKI
I2S_MCLKO
I2S_SDO
SPI_CLK
SPI_SDO
SPI_CLKSPI_SDI
I2C_SDAI2C_SCL
I2S_SCKO
+1V8
+3V3
+3V3
+5V0 +3V3
+3V3
+3V3
+3V3
+3V3 +1V8
+3V3
+3V3
+3V3
+1V8
+3V3
+3V3
+3V3
+3V3
+3V3
+3V3
+3V3
+3V3
+3V3
+3V3
+3V3
+3V3
+3V3
+3V3
+3V3+3V3
+3V3
+5V0
+3V3
R21 0
R34
100K
R13 0
R9 0
C11
0.1uF
C360.1uF
C22
0.1uF
R36
100K
C35
47pF
R22 0
SW2SKRAAKE010
1
2
3
4
R49 0
C15
0.1uF
R23
100K
U13SN74LVC1G125
24
1
35
R27 0
R11 0
C1
0.1uF
+ C5210uF
R20 0
R6810K
C6
0.1uF
R10 0
R38
100K
C31 0.1uF
U1874LVC1G97
123 4
56IN1
GNDIN0 Y
VCCIN2
R4 0
R12 0
JP3
TP3TH
R61 33
C8
0.1uF
SW3SKRAAKE010
1
2
3
4
+ C3810uF
TP4TH
CN7
SSW-110-01-G-D
13579
1113151719
2468101214161820
GNDGNDDOXCSGNDNCGNDWSOGNDSCKO
3VGND
DICLKGND
XRSTMCKO
GNDGNDSDO
CN3
7610-6002PL
123456789
10
R450
R14 0
U12
SP3220E
24
56
119
1
813
7
3
16
1012
15
14
C1+C1-
C2+C2-
T1INR1OUT
EN
R1INT1OUT
V-
V+
SHDN
NCNC
VCC
GND
C12
0.1uF
R7 0
R29 0
C4
0.1uF
C25
10pF
U11M45PE80
1234
8765
DC#RESET3#S
QVSSVCC#W
C550.1uF
R24
100K
CN13
A2-4PA-2.54DS(71)
1234
U1
SST39VF6401B
2524232221201918
87654321 45
434139363432304442403835333129
481716
91013
1547 46
27
371412112826
A0A1A2A3A4A5A6A7A8A9A10A11A12A13A14A15 DQ15
DQ14DQ13DQ12DQ11DQ10
DQ9DQ8DQ7DQ6DQ5DQ4DQ3DQ2DQ1DQ0
A16A17A18A19A20A21
NCNC VSS
VSS
VDD#WP
#RST#WE#OE#CE
CN6
PS-10SD-D4T1-1
12345678910
DCLKGNDGND
XRESETDSIO
TGT_ENDST2
NCVCCVCC
R15 0
U4S1C33L17
E2F2E3F1G2F3G1G3
H1H2J4J2H3
D13D14C14C13B14B13A13B12
D1D3E4E1
L13K12J12K14
K3M2M3N1
N6M6N7M5N5
P7L6L7M7L8M8
N13M13
K13
L5 N4
K1
L1 K4
J3J1 K2
P8
P9
P2
P3
M4
M9
P1
P14
A14
A1
P4
D11
D6
D5
D4
N9
N3
E11
E10
E5
J11
J10
J5 K11
K10
K6
K5
M14N14L14
M1L3L4L2
P13P12L12N11P11
M12N12N10M11M10P10L11L10
A5B4C5
A4B5B2A2A10C4B3A3
E14C12D12E13F12E12F13F14G13G14G12H14H13H12J14J13
C6
A6
C1
C3
C2
D2
B1
B10
C11
A11
A12
B6
C7
A7
B7
C8
A8
D9
B8
D10
A9
C9
B9
C10
B11
D7
N8
N2
E7
E6
F11
F10
H5
H4
K7
G11
G4
P5
P6
L9D8
F5F4H11
H10
K9
K8
G10
G5
E9
E8
P00/SIN0/#DMAACK2P01/SOUT0/#DMAACK3P02/#SCLK0/#DMAEND2P03/#SRDY0/#DMAEND3P04/SIN1/I2S_SDOP05/SOUT1/I2S_WS_O/I2S_WS_IP06/#SCLK1/I2S_SCK_O/I2S_SCK_IP07/#SRDY1/I2S_MCLK_O
P10/I2S_SDI/SIN0/#DMAEND0P11/I2S_WS_I/SOUT0/#DMAEND1P12/I2S_SCK_I/#SCLK0/#DMAACK0P13/I2S_MCLK_I/#SRDY0/#DMAACK1P14/TM2/SIN1
P20/SDCKEP21/SDCLKP22/#SDCSP23/#SDRAS/TFT_CTL1P24/#SDCASP25/#SDWEP26/DQMLP27/DQMH
P30/CARD2/#DMAREQ0/FPDAT12P31/CARD3/#DMAREQ1/FPDAT13P32/CARD4/#DMAREQ2/FPDAT14P33/CARD5/#DMAREQ3/FPDAT15
P60/SIN2/FPDAT15/EXCL0P61/SOUT2/FPDAT14/EXCL1P62/FPDAT12/#ADTRG/CMU_CLKP63/FPDAT13/WDT_CLK/#WDT_NMIP64/#WAIT/EXCL2P65/SDI/FPDAT8P66/SDO/FPDAT9P67/SPICLK/FPDAT10
P70/AIN0P71/AIN1P72/AIN2P73/AIN3/I2S_MCLK_EXTP74/AIN4/EXCL3
P80/FPFRAMEP81/FPLINEP82/FPSHIFTP83/FPDRDY/TFT_CTL1/BCLKP84/TM0/FPDAT11P85/TM1
#RESET#NMI
BOO
T0BO
OT1
VC
P
DS
IO/P
34D
CLK
/P35
DS
T2/P
36
DS
T1/P
16/C
AR
D0/
#SC
LK1/
TFT_
CTL
3D
ST0
/P15
/TM
3/S
OU
T1/T
FT_C
TL0
DP
CO
/P17
/CA
RD
1/#S
RD
Y1/
TFT_
CTL
2
MC
LKI
MC
LDO
RTC
CLK
I
RTC
CLK
O
TES
T0
BU
RN
IN
NC
NC
NC
NC
PLL
VS
S
VS
SV
SS
VS
SV
SS
VS
SV
SS
VS
SV
SS
VS
SV
SS
VS
SV
SS
VS
SV
SS
VS
SV
SS
USBDPUSBDM
USBVBUS
PB3/FPDAT15/I2S_MCLK/CARD5PB2/FPDAT14/I2S_SCK/CARD4PB1/FPDAT13/I2S_WS/CARD3
PB0/FPDAT12/I2S_SDO/CARD2
PA4/FPDAT11/TFT_CTL3/I2S_MCLK_EXTPA3/FPDAT10/TFT_CTL2/I2S_MCLK_I
PA2FPDAT9/TFT_CTL1/I2S_SCK_IPA1/FPDAT8/TFT_CTL0/I2S_WS_I
PA0/TFT_CTL0//I2S_SDI
P97/FPDAT7P96/FPDAT6P95/FPDAT5P94/FPDAT4P93/FPDAT3
P92/FPDAT2/SPICLKP91/FPDAT1/SDOP90/FPDAT0/SDI
#RD#WRH/#BSH
#WRL
#CE11/P56#CE10/P57
#CE9/P55/CARD0/FPDAT14#CE8/P54/CARD1/FPDAT15
#CE7/P53/SDA10P52/BCLK/#CE6/CMU_CLK
#CE5/P51/CARD1#CE4/P50/CARD0
D15/PC7D14/PC6D13/PC5D12/PC4D11/PC3D10/PC2
D9/PC1D8/PC0
D7D6D5D4D3D2D1D0
A24
/P40
/FP
DA
T12/
#SD
CA
SA
23/P
41/F
PD
AT1
3/#S
DR
AS
A22
/P42
/FP
DA
T8A
21/P
43/F
PD
AT9
A20
/P44
/FP
DA
T10
A19
/P45
/FP
DA
T11
A18
/P46
/TFT
_CTL
2A
17/D
QM
HA
16/D
QM
LA
15A
14A
13A
12A
11/P
47A
10A9
A8
A7
A6
A5
A4
A3
A2
A1
A0/
#BS
L
VD
DV
DD
VD
DV
DD
VD
DV
DD
VD
DV
DD
VD
DV
DD
VD
DV
DD
PLL
VD
D
AV
DD
VDD
HVD
DH
VDD
HVD
DH
VDD
HVD
DH
VDD
HVD
DH
VDD
HVD
DH
VDD
HVD
DH
CN14
B04B-PASK(LF)(SN)
1234
CN5
DM1B-DSF-PEJ
1110
4
8765
219
12
3
WPnCD
VDD
DAT1DAT0VSS2CLK
CMDCD/DAT3DAT2
GN
D
GND
+C44
10uF
CN9
SSW-104-01-G-S
25262728
SDISCKIWSI
MCLKI
C21
0.1uF
CN15
SSW-104-01-G-S
21222324
GND3V3
5VGND
CN4
DSub-9
162738495
C28
0.1uF
R17 0
C27
10pF
C33 0.1uF
U8
SN74LVC1G125
2 4
1
35
D1PESDXL2BT
321
SW5SKRAAKE010
1
2
3
4
C9
0.1uF
R1 0
C2
0.1uF
C19
0.1uF
R301M
R25
100K
C170.1uF
C7
0.1uF
JP2
U5
SN74AHC1G02
1
24
53
C13
0.1uF
R2 33
C20
0.1uF
SW4SKRAAKE010
1
2
3
4
PAD8
C29
0.1uF
PAD1
TP7TH
R43 0
R35
100K
C30 0.1uF
TP8TH
U6
K9F2G08U0M
123456
101114152021222324
98
18
1617
19
7
38
2930313241424344
48474645403935343328272625
1237
1336
NCNCNCNCNCNCNCNCNCNCNCNCNCNCNC
#CE#RE#WE
CLEALE
#WP
RY/#BY
PRE
I/O0I/O1I/O2I/O3I/O4I/O5I/O6I/O7
NCNCNCNCNCNCNCNCNCNCNCNCNC
VCCVCC
VSSVSS
R59220
R6047K
C180.1uF
R26
100K
R28 0
R33 33
R18 0
TP9TH
C5
0.1uF
R37
100K
R5 0
U3
74ALVC373A
3478
13141718
11
1 10
20
191615129652D0
D1D2D3D4D5D6D7
LE
#OE GND
VCC
Q7Q6Q5Q4Q3Q2Q1Q0
R48
OPEN
Y2
32.768KHz
PAD5
C10
0.1uF
TP5TH
C24
10pF
PAD2
R3110M
PAD6
U9SN74AHC1G86
1
24
53
TP6TH
R6910K
R19 0
PAD3
C14
0.1uF
R41 0
PAD7
DSW1
CHS-04B1
1234
8765
LED1
SML-210PT
R6 0
SW1SKRAAKE010
1
2
3
4
R16 0
C32 0.1uF
C39
0.1uF
CN1SSW-115-01-G-D
1 23 45 67 89 10
11 1213 1415 1617 1819 2021 2223 2425 2627 2829 30
5V0 3V3DAT0 DAT1DAT2 GNDDAT3 DAT4DAT5 GNDDAT6 DAT7DAT8 GNDDAT9 DAT10DAT11 GNDDAT12 DAT13DAT14 DAT15GND FRAMLINE GNDSFT GNDRDY GND
C34
47pF
R464.7K
C37
0.1uF
R3 0
C26
10pF
U2
MT48LC8M16A2TG
232425262930313233342235
36
2021
19
38
3716
1718
1539
24578101113424445474850515340
11427394349
2841546124652
A0A1A2A3A4A5A6A7A8A9A10A11
NC/A12
BA0BA1
#CS
CLK
CKE#WE
#CAS#RAS
DQMLDQMH
DQ0DQ1DQ2DQ3DQ4DQ5DQ6DQ7DQ8DQ9
DQ10DQ11DQ12DQ13DQ14DQ15
NC
VDDVDDVDD
VDDQVDDQVDDQVDDQ
VSSVSSVSS
VSSQVSSQVSSQVSSQ
JP1 WLW-1-6
Y1
TSX3225
1 32 4
R474.7K
C3
0.1uF
SW6SKRAAKE010
1
2
3
4
R8 0
U10
SN74LVC1G125
24
1
35
C16
0.1uF
CN2SSW-110-01-G-D
31 3233 3435 3637 3839 4041 4243 4445 4647 4849 50
CTL0 CTL2CTL3 GNDSDO SDICLK XCSRST PWRBL GNDGND AD0AD1 INTXL XHYL YH
C230.1uF
PAD4
USB I/F
DC5V
1.8V 3.3V
RESET SW
EXT I/F
POW SW
GND GND
電源の入力部分なので極力太く配線すること。
XRSTはGNDでガードする。
XNMIはGNDでガードする。
電源部分は太く配線する。
電源部分は太く配線する。
EX_XRSTはGNDでガードする。
DR-4220-3201 <RevCode>
SVT33L17 CPU board
A3
2 2Thursday, July 17, 2008
Title
Size Document Number Rev
Date: Sheet of
USBDPUSBDM
USBVBUS
A7
A4
EXT_A15
A6
A13
EXT_A20
EXT_A10
A1 EXT_A1
A21
A9
A5
EXT_A21
EXT_A4
A17
EXT_A5EXT_A6
EXT_A16
EXT_A2
A19
A3
A15
EXT_A11A12
A2
EXT_A8
A20
A8EXT_A9
A22
EXT_A18A18
EXT_A0
A11
XBSL
A14
A16
EXT_A3
EXT_A12
EXT_A22
EXT_A17
EXT_A19
EXT_A14
EXT_A7
EXT_A13
A10
I2S_WSI
I2S_SDO
EXT_SPI_SDO
I2S_MCLKOEXT_I2S_WSO
D12
EXT_D9
D14D15
I2S_WSO
SPI_CLK
EXT_D8
EXT_D3
EXT_I2S_MCLKI
EXT_D12
D1
EXT_I2S_WSI
EXT_I2S_SDII2S_SCKI
XBSH
D6
EXT_D14
D4
EXT_XRDXRD
EXT_D10
EXT_XBSH
D2
D0
EXT_SPI_SDI
EXT_D1
EXT_D7
EXT_D11
SPI_SDI
XWR
EXT_D5
EXT_D0
D3
D7
EXT_D2
EXT_D4
D10
EXT_XCE9
EXT_I2S_SCKI
EXT_I2S_MCLKO
D5
SPI_SDO
D9
D11
XCE9
EXT_I2S_SDO
D13 EXT_D13
I2S_SDI
I2S_MCLKI
EXT_D15
EXT_XWR
I2S_SCKO
EXT_SPI_CLK
EXT_I2S_SCKO
D8
EXT_D6
EXT_I2S_WSI
EXT_XBSH
EXT_SPI_CLK
EXT_A4
EXT_A9
EXT_A22
EXT_XCE9EXT_XWREXT_XRD
EXT_D6
EXT_A14
EXT_D10EXT_D12
EXT_D3
EXT_D8
EXT_I2S_SCKI
EXT_A2
EXT_A12
EXT_I2S_MCLKI
EXT_D14
EXT_I2S_SCKO
EXT_D5
EXT_A11
EXT_SPI_SDI
EXT_A1
EXT_A8
EXT_D7
EXT_D9
EX_XRST
EXT_D0
EXT_A20
EXT_A10
EXT_D15
EXT_A6
EXT_D11
EXT_A21
EXT_I2S_MCLKO EXT_I2S_WSO
EXT_A3EXT_A0
EXT_A16
EXT_A5
EXT_A19
EXT_I2S_SDO
EXT_D2EXT_D1
EXT_A18
EXT_A7
EXT_D13
EXT_A15
EXT_I2S_SDI
EXT_SPI_SDO
EXT_D4
EXT_A13
EXT_A17
XNMI
EX_XRST
ICD_XRST
XRST
FGND
+5V0 +3V3
+3V3
+3V3
+3V3
+5V0
+3V3
+5V0
+1V8
FGND
+1V8
+3V3+5V0
+3V3
+3V3
+5V0
+3V3
+3V3
C41
0.1uF
CN11
CN40A
1 23 45 67 89 10
11 1213 1415 1617 1819 2021 2223 2425 2627 2829 3031 3233 3435 3637 3839 40
1 23 45 67 89 1011 1213 1415 1617 1819 2021 2223 2425 2627 2829 3031 3233 3435 3637 3839 40
Q2RN1405
3
1
2C49
0.1uF
RA4CN2B8470J123456789
10111213141516
R58 0
+
C5010uF
CN1054819-0572
123456789
VBUSD-D+ID
GNDFGNDFGNDFGNDFGND
R55 0
R50 0
R51200
RA2CN2B8470J123456789
10111213141516
RA5 CN2B8470J12345678 9
10111213141516
R52 0
R56390
R572K
TP1TH
SW7
CW-SA12KKNEH
21
3
TP2TH
R66 0
RA6 CN2B8470J12345678 9
10111213141516
R67 0
RA1 CN2B8470J12345678 9
10111213141516
U17
NCP303LSN27T
4
5 3
2
1NC
CD GND
VDD
RES
+C40100uF
C53
0.1uF
Q1RN1405
3
1
2
CN8
DC_JACK
123
123
C51
0.1uF
R64510
U1674LVC1G97
123 4
56IN1
GNDIN0 Y
VCCIN2
C540.1uF
R6247K
R53 10M
D21N5819
+C4310uF
LED2
SML-210PT
R54 10M C42
0.1uF
CN12
CN40A
1 23 45 67 89 10
11 1213 1415 1617 1819 2021 2223 2425 2627 2829 3031 3233 3435 3637 3839 40
1 23 45 67 89 1011 1213 1415 1617 1819 2021 2223 2425 2627 2829 3031 3233 3435 3637 3839 40
FET1RTF010P02
3
1
2
LED3
SML-210PT
D41N5819
SW8SKRAAKE010
1
2
3
4
R63 1K
R65510
C45
0.1uF+
C4610uF
U15LP38691DT
3 1
2
V1 VO
GN
D
RA7CN2B8470J123456789
10111213141516
+C47
10uF
U14LM1086
3 2
1
V1 VO
AD
J
RA3 CN2B8470J12345678 9
10111213141516
C48
0.1uF
LCD I/F(TOUCH PANEL)1mm FPC
LCD I/F L5S30739
RT9271の代替としてMIC3289を使用できるパターンとする。MIC3289使用時はショットキーダイオードは未実装。
一点鎖線部分は電源なので太く配線する。
一点鎖線部分は電源なので太く配線する。
一点鎖線部分は電源なので太く配線する。
BYL,BXL,BYH,BXHの信号はパターン幅0.5mm確保のこと。
この信号はGNDでガード。パターン幅0.25mm確保。
この信号はGNDでガード。パターン幅0.25mm確保。
この信号はGNDでガード。パターン幅0.25mm確保。
DR-4220-3202 <RevCode>
SVT33L17 CLD(TFT) Board
A3
1 1Wednesday, May 21, 2008
Title
Size Document Number Rev
Date: Sheet of
FPDAT13
FPFRAME
XCS
XRSTXCS
TP_YL
LED_C1
FPDAT0
FPDAT7
FPDAT15
FPDAT3
XRST
LED_C2
SDI
TP_XH
FPDAT3
FPDAT6
FPDAT9
FPDAT9
FPDAT14
FPDAT5
TP_YH
SCK
TP_AD1
TP_YH
FPDAT12
FPDAT15
FPSHIFT
PWR
TP_XL
LED_C2
LED_A1
FPDAT4
FPDAT13
FPDAT2
SCK
FPDAT8
BL
PWR
BXH
TP_AD0
FPDAT2
FPDAT5
FPDAT8
TP_XH
FPDAT12
FPSHIFT
BYH
SDO
TP_YL
FPDAT11
FPDAT1
FPDAT14
FPLINE
SDO
BL
TP_AD1
LED_A2
FPDAT10
FPFRAME
TP_AD0
FPDAT6
SDI
LED_A2
TP_INT
BXL
FPDAT1
TP_XL
FPDAT4
FPDAT7
FPDAT10
FPDAT11
FPLINE
FPDAT0
BYL
LED_A1
LED_C1
BXHBYHBXLBYL
TP_INT+3V3
+5V0
VLED
+3V3
+5V0
+3V3
VLED
+3V3
+5V0
+3V3
D3
STPS0560Z
U1
FDC6329
4
5
6 1
2
3VIN
VON
R1 R2
VOUT
VOUT
C81uF
R110
L2 LQH32CN100K33
+ C410uF
R27 5.1K
R6 200k
Q12SA1162
3
1
2
R21 0
R3136
R2336
Q22SC2712
3
1
2
C121uF
U4
MIC3289
1234
56 SW
GNDFBDC
VINOUT
C50.1uF
R4 5.1K+ C3
10uF
C71uF
R2436
R3 2KD1
1SS370
123
R20 5.1KR2536
R122K
R7 3.6K
U3
RT9271
1234
56 LX
GNDFBCE
OVPVCC
R9 5.1K
R26 0R3310K
R2100K
U2
RT9271
1234
56 LX
GNDFBCE
OVPVCC
L1 LQH32CN100K33
R5 0
D2
STPS0560ZR13 0
+ C210uF
R15 0
R19 2K
C10.1uF
CN3
52271-0469
1234
R16 0
Q32SA1162
3
1
2
LCD1
FH12A-40S-0.5SH(55)
123456789
10111213141516171819202122232425262728293031323334353637383940
LED_C2LED_C1LED_A2LED_A1VPPVDDVDDGNDGNDB0B1B2B3B4B5G0G1G2G3G4G5R0R1R2R3R4R5VSYNCHSYNCGNDPCLKGNDXCSSDAINSDAOUTA0SCLKGNDXRESGND
R14 0
Q42SC2712
3
1
2
+ C1010uF
R10
R3236
R8 0
R17 0
C115pF
CN1 TWS-115-26-G-S
1 23 45 67 89 10
11 1213 1415 1617 1819 2021 2223 2425 2627 2829 30
5V0 3V3DAT0 DAT1DAT2 GNDDAT3 DAT4DAT5 GNDDAT6 DAT7DAT8 GNDDAT9 DAT10DAT11 GNDDAT12 DAT13DAT14 DAT15GND FRAMLINE GNDSFT GNDRDY GND
R10100K
C131uF
C90.1uF
R18 0
R292K
R3036
C65pF
U5
MIC3289
1234
56 SW
GNDFBDC
VINOUT
CN2 TWS-110-26-G-S31 3233 3435 3637 3839 4041 4243 4445 4647 4849 50
CTL0 CTL2CTL3 GNDSDO SDICLK XCSXRST PWRBL GNDGND AD0AD1 INTXL XHYL YH
R220
R28100K
WS
MIC
LINE IN
SCK
PHONECPU Board I/F
MCLK
SPI
I2C
Software Mode
Hardware Mode
AGNDとDGNDはR23で接続される。内層、ベタともAGNDとDGNDに分離する。
080717:回路修正 U1 Pin26をジャンパーにて+3V3に接続する。(改造)
080717: R2,R3,R4,R5,R15,R19,R20は未実装とする。
DR-4220-3204 <RevCode>
SVT33L17 Audio Board
A3
1 1Saturday, May 17, 2008
Title
Size Document Number Rev
Date: Sheet of
SCL_CCLK
XCSSDA_CDIN
I2S_SDI
XRESET
I2S_SCKI2S_SDO
I2S_WS
SDA_CDIN
XCS
SCL_CCLK
SDA_CDINSCL_CCLK
I2S_WS
I2S_SDI
I2S_MCLK
I2S_SCKI2S_SDO
I2S_MCLK
XRESET
+3V3
DGND
AGND
AGND
AGND
+2V5
AGND
DGND
DGND DGND
+5V0
+3V3
DGND
+2V5
DGND
DGND
DGNDAGND
+2V5
DGND DGND
+3V3+5V0
+3V3C13 150pF
J1
SJ1-3515-SMT
12453
12453
R18 0
J2
SJ1-3515-SMT
12453
12453
R2151
U1 CS42L51
1
324
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
3132
33
LRCK
SCL/CCLKSDA/CDINADO/XCS(DEM)
VA_HP
FLYP
GND_HP
FLYN
VSS_HP
AOUTB
AOUTA
VA
AGND
DAC_FILT+
VQ
ADC_FILT+
MICIN1/AIN3A
MICIN2/BIAS/AIN3B
AIN2A
AIN2B/BIAS
AFILTA
AFILTB
AIN1A
AIN1B
XRESET
VL
VD
DGND
SDOUT
MCLK
SCLKSDIN
AGND(ThemGND)
U2 LM1117-ADJ
3
1
2IN
AD
J
OUT
C210.022uF
R17 0
MIC1
MB60221
2
1
2
R14 2.2K
C20.1uF
R24100
C40.1uF
C10 4.7uF
CN2
TSW-110-26-G-D
13579
1113151719
2468101214161820
GNDGNDDOXCSGNDNCGNDWSOGNDSCKO
3V3GND
DICLKGND
XRSTMCKO
GNDGNDSDO
R19 0
R152.2K
C31uF
R647K
R210K
R25100
C111uF
+ C1
10uF
C91uF
R747K
R20 0
CN1
TSW-104-26-G-S
25262728
SDISCKIWSI
MCLKI
R310K
CN3
TSW-104-26-G-S
21222324
GND3V35V
GND
TP1
GND
+ C23
10uF
R847K
R110K
R410K
R230
R547K
C170.1uF
R9100
R16 0
C141uF
R10100
C5 1uF
JP1
WLW-1-6
C6 1uF
C16 10uF
C201uF
R26 0
R13100K
C18 1uF
R12100K
C19 1uF
R11 0
C8
1800pF
C22
0.022uF
C15 150pF
+ C24
10uF
R2251
C7
1800pF
NO. パーツ名 ロケーション 型番 仕様 メーカー1 コネクタ CN1 SSW-115-01-G-D SOCKET 30Pin dual samtec2 コネクタ CN7,CN2 SSW-110-01-G-D SOKET 20Pin dual samtec3 コネクタ CN3 7610-6002PL ボックス 3M4 D-SUBコネクタ CN4 DELC-J9SAF-23L9E D-SUB 9Pin ソケットインチ JAE5 SD Card ソケット CN5 DM1B-DSF-PEJ(82) リバース ヒロセ6 コネクタ CN6 PS-10SD-D4T1-1 ソケット 10Pin JAE
7 DCジャック CN8
HEC2305-016250PJ-037AHPJ-050AH
f 2f 6.5ホシデンCUICUI
8 コネクタ CN9,C15 SSW-104-01-G-S SOCKET 4Pin single samtec9 USBコネクタ CN10 54819-0572 USB nimiB molex10 コネクタ CN11,CN12 WLW-1-20PW 40Pin TH 未実装 マックエイト
11 積層セラミックコンデンサ
C1,C2,C3,C4C5,C6,C7,C8C9,C10,C11,C12C13,C14,C15,C16C17,C18,C19C20,C21,C22C23,C28,C29C30,C31,C32C33,C36,C37C39,C41,C42C45,C48,C49C51,C53,C54,C55 GRM219F11H104ZA01D
2012 0.1uF F
村田12 積層セラミックコンデンサ C24,C25,C26,C27 C1608CH1H100D 1608 10pF CH TDK
13 積層セラミックコンデンサ C35,C34GRM1882C1H470JA01DC16082C1H470J 1608 47pF CH
村田TDK
14 タンタルコンデンサ
C38,C43,C44C46,C47,C50C52 ESVB21C106M
3.5*2.8 10uF/16VNECトーキン
15 電解コンデンサ C40 UWZ1C101MCL1GB 6.3*5.4 100uF 16V ニチコン16 ESDダイオード D1 PESD24VL2BT SOT-23 24V PHILIPS17 ダイオード D2,D4 1N5819 CASE59(DIP) ON SEMI18 FET FET1 RTF010P02 Pch TUMT3 ROHM19 ジャンパーピン JP1 WLW-1-3PW 6Pin Jamper マックエイト20 ジャンパーピン JP2,JP3 3Pin 1列Jamper WL-1 3P マックエイト21 LED LED1,LED2,LED3 2012 ピュアグリーン SML-210PT ROHM22 トランジスタ Q2,Q1 1.6*1.6 2-2HA1A RN1405F 東芝
製品名SVT33L17
名称SVT33L17 CPUボード部品表 1/3
NO. パーツ名 ロケーション 型番 仕様 メーカー
23 抵抗アレー
RA1,RA2,RA3RA4,RA5,RA6RA7 8素子 33O
CN2B8330JKOA
24 抵抗
R1,R3,R4,R5R6,R7,R8,R9R10,R11,R12R13,R14,R15R16,R17,R18R19,R20,R21R22,R27,R28R29,R41,R43R45,R49R50,R52,R55R58,R66,R67 2012 0O
RK73Z2AT
KOA25 抵抗 R2,R33,R61 2012 33O RK73H2ATTD33R0F KOA
26 抵抗
R23,R24,R25R26,R34,R35R36,R37,R38 2012 100KO
RK73H2ATTD1003FKOA
27 抵抗R31,R53R54 2012 10MO RK73H2ATTD1005F KOA
28 抵抗 R30 2012 1MO RK73H2ATTD1004F KOA29 抵抗 R47,R46 2012 4.7KO RK73H2ATTD4701F KOA30 抵抗 R48 2012 OPEN RK73H2ATTDxxxxF KOA31 抵抗 R51 2012 200O RK73H2ATTD2000F KOA32 抵抗 R56 2012 390O RK73H2ATTD3900F KOA33 抵抗 R57 2012 2KO RK73H2ATTD2001F KOA34 抵抗 R59 2012 220O RK73H2ATTD2200F KOA35 抵抗 R60,R62 2012 47KO RK73H2ATTD4702F KOA36 抵抗 R63 2012 1KO RK73H2ATTD1000F KOA37 抵抗 R64,R65 2012 510O RK73H2ATTD5100F KOA38 抵抗 R68,R69 2012 10KO RK73H2ATTD1002F KOA39 電源スイッチ SW7 D501J12S2AHQF C&K40 Nor Flash Memory U1 SST39VF6401B-70-4I-EKE TSOP 48Pin SST41 SDRAM U2 MT48LC8M16A2P-75 TSOP 54Pin 128MBit MICRON42 Logic IC U3 SN74ALVCH373PW TSSOP TEXAS43 CPU U4 S1C33L17 PFBGA 180Pin EPSON44 Logic IC U5 SN74AHC1G02DBV SOT-23 TEXAS45 NAND Flash Memory U6 K9F2G08U0A-PCB0 TSOP 48Pin 2GBit samsung
製品名SVT33L17
名称SVT33L17 CPUボード部品表 2/3
NO. パーツ名 ロケーション 型番 仕様 メーカー46 Logic IC U8,U10,U13 SN74LVC1G125DCK SC-70 TEXAS 47 Logic IC U9 SN74AHC1G86DBV SOT-23 TEXAS 48 Serial Flash Memory U11 M45PE80-VMP6G VFQFPN8 8MBit ST49 RS-232C Driver U12 SP3220EBEY-L 16Pin TSSOP Sipex50 電源IC U14 LM1086IS-ADJ TO263 N.S51 電源IC U15 LP38691DT-1.8 TO-252 N.S52 Reset IC U17 NCP303LSN27T1G SOT-23 On Semi53 水晶発振子 Y1 FA-238 48MHz 48MHz 2.5*3.2 EPSONトヨコム54 水晶発振子 Y2 MC-306 32.768KHz EPSONトヨコム55 ディップスイッチ DSW1 CHS-04B1 COPAL56 チェック端子 TP1,TP2 LC-33-G 黒 f 0.9 TH マックエイト57 Logic IC U16、U18 SN74LVC1G97DCK SC-70 TEXAS 58 チェック端子 TP3-TP9 LC-33-G 赤 マックエイト59 コネクタ CN13 A2-4PA-2,54DS(71) ヒロセ60 コネクタ CN14 B04B-PASK-1(LF)(SN) 日圧
61 タクトスイッチ
SW1,SW2,SW3SW4,SW5,SW6SW8 SKRAAKE010
6.2*6.8ALPS
製品名SVT33L17
名称SVT33L17 CPUボード部品表 3/3
〈IC国内営業グループ〉
東京
大阪
〒191-8501 東京都日野市日野421-8TEL(042)587-5313(直通) FAX(042)587-5116
〒541-0059 大阪市中央区博労町3-5-1 エプソン大阪ビル15FTEL(06)6120-6000(代表) FAX(06)6120-6100
インターネットによる電子デバイスのご紹介
半導体事業部
http://www.epson.jp/device/semicon/
2009年2月作成 D
ハードウェアマニュアルS5U1C33L17T1100
ドキュメントコード:411655201
2010年2月改訂