agilent’s displayport solutions...agilent’s displayport solutions oct. 5, 2007...
TRANSCRIPT
Agilent’s DisplayPort Solutions
Oct. 5, 2007
DisplayPortの市場動向とコンプライアンス試験概要
Genesys Microchip Inc.Vice President, Display Port Business
Alan Kobayashi
Agilent Technologies International Japan Co. Ltd.Design Verification Division Marketing
Toshi Sekino
Agilent’s DisplayPort Solutions
Oct. 5, 2007
アジェンダ
• コンプライアンス・テスト・プログラムの概要
• 物理層の コンプライアンス・テスト
• アジレントのソリューション紹介
Agilent’s DisplayPort Solutions
Oct. 5, 2007
コンプライアンス・テスト・プログラムの概要
VESA 認証センター
DisplayPort ロゴ
ライセンス同意書
お客様
開発製品
Link Layer CTSTest 1Test 2Test 3:
Phy Layer CTSTest 1Test 2Test 3:
DisplayPort コンプライアンス・チェックリスト
ロゴの発行 認証製品リスト
Agilent’s DisplayPort Solutions
Oct. 5, 2007
コンプライアンス・テスト・プログラムの概要
コンプライアンス・プログラムについては引き続き検討中:
VTMがプラグフェストに関する管理をする予定
USBのような相互接続試験の実施については検討中
テスト・センタ、プラグフェスト、そしてVESAによる相互接続性の公式な協調体制については検討中
プラグフェスト 相互接続試験を中心に実施
ロゴの発行 有り
認 証
VESAが認定した各テスト・センタ: Allion, ETC, NTS, ContechResearch
製品変更におけるロゴ申請
製品の変更状況によってはロゴの再申請が必要になります
セルフ認証 無し
USB相
HDMIとは異なりま
USB/SATA相
HDMI相
USB相
Agilent’s DisplayPort Solutions
Oct. 5, 2007
HDMI と DisplayPort の比較HDMI
Market
Configuration
Technology
Ownership
Compliance
Std/Royalty
Bit Rate
HDTV/ゲーム機器
TMDS(8B/10B)
4 レーン(3データ, 1クロック)差動信号, DCカップル
各レーン:250Mbs ~3.4Gbs per lane
ATCHDMI Licensing LLC& 7C Founders
Closed/YesDriving Need HDTV および HDCP
Tx/Rx Negotiation EDID/DDC
Models External
DisplayPortPC
PCI-Express (ANSI 8B/10B)
1, 2, or 4 レーン (エンベディッド・クロック), 差動信号, ACカップル
1.62 または 2.7Gbs
認証を受けたテスト・ハウス
VESADP WorkgroupOpen/Noコスト削減
Aux チャネル
External および Embedded
Agilent’s DisplayPort Solutions
Oct. 5, 2007
コネクタの比較
Agilent’s DisplayPort Solutions
Oct. 5, 2007
アジェンダ
• コンプライアンス・テスト・プログラムの概要
• 物理層の コンプライアンス・テストの概要
• アジレントのソリューション紹介
Agilent’s DisplayPort Solutions
Oct. 5, 2007
CTS1.0については既にリリースされております
• 対象デバイス: ソース機器、シンク機器、ケーブル、ハイブリッド・デバイス、連結(Tethered)デバイス
• Box-to-Box間における相互接続性を確立する
• 治具も含め、必要となる試験装置を指定する
• テストの仕様やリミット値を定義する
• HDMIのように具体的な試験装置をリスト化することはしない
← 各計測ベンダーが試験可能な装置(測定器のモデル、治具、ソフトなど)の情報をMOIとして記載する
物理層の コンプライアンス・テスト
*MOI=Method of Implementation
Agilent’s DisplayPort Solutions
Oct. 5, 2007
コンプライアンス・テストの内容
Agilent’s DisplayPort Solutions
Oct. 5, 2007
テストにおいて考慮すべきポイント
テスト・ポイントの定義
• TP1: 送信デバイスのピンでの測定
• TP2: 送信デバイスとテスト・フィクスチャのインタフェースがDisplayPortで接続されている可能な限り最短部分での測定
• TP3: 受信デバイスとテスト・フィクスチャのインタフェースがDisplayPortで接続されている可能な限り最短部分での測定
• TP4: 受信デバイスのピンでの測定
Agilent’s DisplayPort Solutions
Oct. 5, 2007
テストにおいて考慮すべきポイント
テスト・ポイントの定義
• TP2は送信デバイスの測定で、TP3はケーブル端および受信端における信
号品質の測定に用いられます
• TP2’は、ケーブル・アセンブリやケーブルと受信デバイスが一体になった製
品への信号印加に用いられます
• TP3’は、受信デバイスの信号印加に用いられます
注意点:TP2とTP3は接続部分を全て含んだ形となります。つまり、プラグとレセプタクルやPCボード上のトレースも含まれ、この部分の試験を行うことでDisplayPortのコンプライアンス試験の目的であるBox-to-boxの接続性は保たれるためです。従って、プラグやレセプタクル単体での仕様や、TP1およびTP4における仕様のリミット値については規定されていません。
Agilent’s DisplayPort Solutions
Oct. 5, 2007
ソース機器のコンプライアンス・テスト
テスト内容 (赤字はInformative)1. アイ・ダイアグラム
2. Non-プリエンファシス・レベル
3.プリエンファシス確度
4.イントラペア・スキュー
5.インターペア・スキュー
6. 立ち上がり時間(ディファレンシャル)
7. 立上り時間/立下り時間ミスマッチ(シングル・エンド)
8. オーバー・シュート/アンダー・シュート
9. 周波数確度
10. AC コモンモード・ノイズ
11. Non-ISI ジッタ
12. トータル・ジッタ
13. ユニット・インターバル
14. 周波数の長期安定度
15.Spread Spectrum 変調周波数
16. Spread Spectrum 偏移
17. dF/dt Spread SpectrumCTS Version 1.0 Draft 13
Agilent’s DisplayPort Solutions
Oct. 5, 2007
ソース機器のコンプライアンス・テストの具体例
1. DSO80000BオシロスコープとN5380A SMAプローブヘッド+W2641Aテスト・ポイ
ント・アダプタによる接続例
2. DSO80000BオシロスコープとW2641A+SMA ケーブルによる2CHを使用した差
動測定の接続例※治具はSMPコネクタ
Agilent’s DisplayPort Solutions
Oct. 5, 2007
ソース機器のコンプライアンス・テスト
測定項目をメニューで選択測定項目をメニューで選択
CTSに準拠したマスクを使用
したアイ・ダイアグラムの評価
CTSに準拠したマスクを使用
したアイ・ダイアグラムの評価
HTML形式の評価結果
レポートが自動で生成
HTML形式の評価結果
レポートが自動で生成
3. U7232A DisplayPort コンプライアンス・ソフトウェアによるアイ・ダイアグラムの評価
接続を確認し測定開始接続を確認し測定開始
Agilent’s DisplayPort Solutions
Oct. 5, 2007
シンク機器のコンプライアンス・テスト
テスト内容
1. シンク・ジッタ・トレランス試験
CTS Version 1.0 Draft 13
PRBS7BER 10^-9
100MHz2MHz
Data Rate Jitter Frequency Number of Bits Max Num of Bit Errors Allowable
HBR
RBR2 MHz 1012 1000
HBR
RBR10 MHz 1011 100
HBR
RBR20 MHz 1011 100
HBR 100 MHz 1011 100
Agilent’s DisplayPort Solutions
Oct. 5, 2007
シンク機器のコンプライアンス・テストの具体例
1. ストレス信号(RJ+SJ+ISIジッタ)をLane1に入力し、その両端(Lane0/2)にクロック信号を入力しジッタ耐性(10E^-9)を測定する。この時にLane3は信号を何も入力しない状態にしておく。最終的にはシンク・デバイス内のPRBS7 ビット・エラー・カウンターの値をAUXチャネルで読み出し、この値と比較することでBERを求め、合否判定を行う
J-BERT(N4903A)を使用したLane1のジッタ・トレランス試験の構成例
Agilent’s DisplayPort Solutions
Oct. 5, 2007
ケーブルのコンプライアンス・テスト
86100C + 54754A TDR モジュール x 2
E5071C ネットワークアナライザ 4port
テスト内容(赤字はInformative)1. インターペア・スキュー2. イントラペア・スキュー
3. Far-End ノイズ(FEN)4. バルク・ケーブル&コネクタ・インピーダンス5. 挿入損失 (IL:Sdd21)6. Near-End ノイズ(NEN) … AUX Ch だけ Normative7. リターン・ロス (RL:Sdd11)
Agilent’s DisplayPort Solutions
Oct. 5, 2007
ケーブルのコンプライアンス・テストの具体例
Receptacle の Solder Pad までが
ケーブルアッセンブリと定義されています
この部分は必要に応じて De-Embedding します
Agilent’s DisplayPort Solutions
Oct. 5, 2007
Test Point Access Fixture(治具)
治具の要求仕様1. Plug と Receptacle のペア直結で帯域6.75GHz 以上2. Return Loss: 4.05 GHz まで-20dB以下3. Impedance: 4.05 GHz まで 50 ohms +/-5%4. NEXT (Crosstalk): 4.05 GHz まで 100Ω終端の状態で -40 dB 以下5. Plug/Receptacle 単体の Open/Short/Load と Plug と Receptacle のペア直結で
Thru で標準器により De-Embedding できること(それにより上記の条件が達成できること)
レセプタクル・フィクスチャ例 フィクスチャ用校正基板
Efficere Technologies社 http://www.efficere.com
Agilent’s DisplayPort Solutions
Oct. 5, 2007
アジェンダ
• コンプライアンス・テスト・プログラムの概要
• 物理層の コンプライアンス・テスト
• アジレントのソリューション紹介
Agilent’s DisplayPort Solutions
Oct. 5, 2007
アジレント DisplayPort トータル・ソリューション
ソース・テスト・ソリューション ケーブル・テスト・ソリューション シンク・テストソリューション
DSO80000B Infiniiumリアルタイム・オシロスコープ
U7232A DisplayPort コンプライアンステスト・ソフトウェア
E5071C ベクトル
ネットワーク・アナライザ
86100C DCA-J サンプリング・オシロスコープ N4903A JBERT
W2641 TPA テスト・フィクスチャ 現在検討中
PC、マザーボード、IC、グラフィクスカード
ケーブル、コネクタ
PCモニタ