เมนบอร์ด

10
เเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเ เเเเเเเเเเเ เเเเเเเเเเเเเ เเเเเเเเเเเเเเ เเเเเเเเเ เเเเเเเเเเเเเเเเ เเเเเเเเเเเเเเเเเเเเเเเเเเเเเเ เเเเเเเเเเเเเ เเเเเเเเเเเเ เเเเเเเเเเ เเเเเเเเเเเเเเเเ เเเเเเเเเเ เเเเเเเ เเเเเเเเเเ เเเเเเเเเเเเเเเเเเเเเเเ เเเเเเเเเเเเเเเเเเเเ เเเเเเเเเเ 1. ชชชชชชชชชช เเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเ เเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเ เเเเเเเ เเเเเเเ เเเเเเเเเเเเเเเ เเเเเเเเเเเเเเเเเเเเเเเ เเเเเเเเเเเเเเเเ เเเเเเเเเเเเเเเเเเเ เเเเเเเเเเเเ เเเ เเเเเเเเเเเเเเเเเเเ เเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเเ 504

Upload: api-3703787

Post on 13-Nov-2014

286 views

Category:

Documents


3 download

TRANSCRIPT

Page 1: เมนบอร์ด

  เมนบอร์�ดเป็นอ�ป็กร์ณ์�ที่��สำ��คั�ญร์องม�จ�กซี�พี�ยู� เมนบอร์�ดที่��หน��ที่��คัวบคั�ม ด�แลและจ�ดก�ร์ๆ ที่��ง�นของ อ�ป็กร์ณ์�ชน'ดต่)�งๆ แที่บที่�*งหมดในเคัร์,�องคัอมพี'วเต่อร์� ต่�*งแต่)ซี�พี�ยู� ไป็จนถึ/งหน)วยูคัว�มจ��แคัช หน)วยูคัว�มจ��หล�ก ฮ�ร์�ดด'กสำ� ร์ะบบบ�สำ บนเมนบอร์�ดป็ร์ะกอบด�วยูช'*นสำ)วนต่)�งๆ ม�กม�ยูแต่)สำ)วนสำ��คั�ญๆ ป็ร์ะกอบด�วยู

1. ชุ�ดชุ�พเซ็�ต

     ช�ดช'พีเซี1ต่เป็นเสำม,อนห�วใจของเมนบอร์�ดอ�กที่��หน/�ง เน,�องจ�กอ�ป็กร์ณ์�ต่�วน�*จะม�หน��ที่��หล�กเป็นเหม,อนที่�*ง อ�ป็กร์ณ์� แป็ลภ�ษ� ให�อ�ป็กร์ณ์�ต่)�งๆ ที่��อยู�)บนเมนบอร์�ดสำ�ม�ร์ถึที่��ง�นร์)วมก�นได� และที่��หน��ที่��คัวบคั�ม อ�ป็กร์ณ์�ต่)�งๆ ให�ที่��ง�นได�ต่�มต่�องก�ร์ โดยูช'พีเซี1ต่น�*นจะป็ร์ะกอบด�วยูช'พีเซี1ต่น�*นจะป็ร์ะกอบไป็ด�วยูช'พี 2 ต่�ว คั,อช'พี System Controller และช'พี PCI to ISA Bridge

504

Page 2: เมนบอร์ด

     ช'พี System Controller หร์,อ AGPSET หร์,อ North Bridge เป็นช'พีที่��ที่��หน��ที่��คัวบคั�มก�ร์ที่��ง�นของ อ�ป็กร์ณ์�หล�กๆ คัว�มเร์1วสำ�งชน'ดต่)�งๆ บนเมนบอร์�ดที่��ป็ร์ะกอบด�วยูซี�พี�ยู� หน)วยูคัว�มจ��แคัชร์ะด�บสำอง (SRAM) หน)วยูคัว�มจ��หล�ก (DRAM) ร์ะบบกร์�ฟิ6กบ�สำแบบ AGP และร์ะบบบ�สำแบบ PCI

    ช'พี PCI to ISA Bridge หร์,อ South Bridge จะที่��หน��ที่��เป็นอ�ป็กร์ณ์�ที่��ใช�เช,�อมต่)อก�นร์ะหว)�งร์ะบบบ�สำแบบ PCI ก�บอ�ป็กร์ณ์�อ,�นๆ ที่��ม�คัว�มเร์1วในก�ร์ที่��ง�นต่���กว)�เช)นร์ะบบบ�สำแบบ ISA ร์ะบบบ�สำอน�กร์มแบบ USB ช'พีคัอนโที่ร์ลเลอร์� IDE ช'พีหน)วยูคัว�มจ��ร์อมไออสำ ฟิล1อบป็7* ด'กสำ� คั�ยู�บอร์�ด พีอร์�ต่อน�กร์ม และพีอร์�ต่ขน�น      ช�ดช'พีเซี1ต่จะม�อยู�)ด�วยูก�นหล�ยูร์� )นหล�ยูยู��ห�อโดยูล�กษณ์ะก�ร์ใช�ง�นจะข/*นอยู�)ก�บซี�พี�ยู�ที่��ใชเป็นหล�ก เช)นช�ด ช'พีเซี1ต่ต่ร์ะก�ล 430 ของอ'นเที่ลเช)นช'พีเซี1ต่ 430FX, 430HX 430VX

และ 430TX จะใช�ง�นร์)วมก�บซี�พี�ยู� ต่ร์ะก�ลเพีนเที่�ยูม เพีนเที่��ยูม MMX, K5, K6, 6x86L,

6x86MX (M II) และ IDT Winchip C6 ช�ดช'พีเซี1ต่ ต่ร์ะก�ล 440 ของอ'เที่ลเช)นช'พีเซี1ต่ 440FX, 440LX, 440EX และช'พีเซี1ต่ 440BX จะใช�ง�นร์)วมก�บ ซี�พี�ยู�ต่ร์ะก�ลเพีนเที่��ยูมโป็ร์ เพีนเที่��ยูมที่� และเซีลเลอร์อน และช�ดช'พีเซี1ต่ต่ร์ะก�ล 450 ของอ'นเที่ลเช)นช�ดช'พีเซี1ต่ 450GX และ 450NX ก1จะใช�ง�นร์)วมก�บซี�พี�ยู�ต่ร์ะก�ลเพีนเที่��ยูมที่�ซี�นอนสำ��หร์�บเคัร์,�องคัอมพี'วเต่อร์�ร์ะด�บ Server หร์,อ Workstation นอกจ�กน�*ยู�งม�ช'พีเซี1ต่จ�กบร์'ษ�ที่อ,�นๆ อ�กหล�ยูร์� )นหล�ยูยู��ห�อที่��ถึ�กผล'ต่ออกม� แข)งก�บอ'นเที่ลเช)นช�ดช'พีเซี1ต่ Apollo VP2,

Apollo VP3 และ Apollo mVp3 ของ VIA, ช�ดช'พีเซี1ต่ Aladin IV+ และ Aladin V

ของ ALi และช�ดช'พีเซี1ต่ 5597/98, 5581/82 และ 5591/92 ของ SiS สำ��หร์�บซี�พี�ยู�ต่ร์ะก�ลเพีนเที่��ยูม เพีนเที่��ยูม MMX, K5, K6, 6x86L, 6x86MX (M II) และ IDT

Winchip C6 ช�ดช'พีเซี1ต่ Apollo BX และ Apollo Pro ของ VIA, ช�ดช'พีเซี1ต่ Aladin

Pro II M1621/M1543C ของ ALi และช�ดช'พีเซี�ต่ 5601 ของ Sis สำ��หร์�บซี�พี�ยู�ต่ร์ะก�ลเพีนเที่��ยูมที่� และเซีลเลอร์อน ซี/�งช'พีเซี�ต่แต่)ละร์� )น แต่)ละยู�*ห�อน�*นจะม�จ�ดด�จ�ดด�อยูแต่กต่)�งก�นไป็

2. หน่�วยความจำ�ารอมไบออส และแบตเตอรร��แบ�คอ�พ

     ไบออสำ BIOS (Basic Input Output System) หร์,ออ�จเร์�ยูกว)�ซี�มอสำ (CMOS)

เป็นช'พีหน)วยูคัว�มจ��ชน'ด หน/�งที่��ใช�สำ��หร์�บเก1บข�อม�ล และโป็ร์แกร์มขน�ดเล1กที่��จ��เป็นต่)อก�ร์บ�ต่ของร์ะบบคัอมพี'วเต่อร์� โดยูในอด�ต่ สำ)วนของช'พีร์อมไบออสำจะป็ร์ะกอบด�วยู 2 สำ)วน

505

Page 3: เมนบอร์ด

คั,อ ช'พีไบออสำ และช'พีซี�มอสำ ซี/�งช'พีซี�ไป็ออสำจะที่��หน��ที่�� เก1บข�อม�ลพี,*นฐ�นที่��จ��เป็นต่)อก�ร์บ�ต่ของร์ะบบคัอมพี'วเต่อร์� สำ)วนช'พีซี�มอสำจะที่��หน��ที่�� เก1บโป็ร์แกร์มขน�ดเล1ก ที่��ใช�ในก�ร์บ�ต่ร์ะบบ และสำ�ม�ร์ถึเป็ล��ยูนข�อม�ลบ�งสำ)วนภ�ยูในช'พีได� ช'พีไบออสำใช�พี,*นฐ�นเที่คัโนโลยู�ของร์อม สำ)วนช'พีซี�มอสำจะใช�เที่คัโนโลยู�ของแร์ม ด�งน�*นช'พีไบออสำจ/งไม)จ��เป็นต่�องใช�พีล�งง�นไฟิฟิ:� ในก�ร์เก1บร์�กษ�ข�อม�ล แต่)ช'พีซี�มอสำ จะต่�องก�ร์พีล�งง�นไฟิฟิ:�ในก�ร์เก1บร์�กษ�ข�อม�ลอยูต่ลอดเวล�ซี/�งพีล�งง�นไฟิฟิ:� ก1จะม�จ�กแบต่เต่อร์��แบ1คัอ�พีที่��อยู�)บนเมนบอร์�ด (แบต่เต่อร์��แบ1คัอ�พีจะม�ล�กษณ์ะเป็นกร์ะป็;องสำ�ฟิ:� หร์,อเป็นล�กษณ์ะกลมแบนสำ�เง'น ซี/�งภ�ยูในจะบร์ร์จ�แบต่เต่อร์ร์��แบบล'เธี่��ยูมขน�ด 3 โวลต่�ไว�) แต่)ต่อ)ม�ในสำม�ยู ซี�พี�ยูต่ร์ะก�ล 80386 จ/งได�ม�ก�ร์ร์วมช'พีที่�*งสำองเข��ด�วยูก�น และเร์�ยูกช,�อว)�ช'พีร์อมไบออสำเพี�ยูงอยู)�งเด�ยูว และก�ร์ที่��ช'พีร์อมไบออสำเป็นก�ร์ร์วมก�นของช'พีไบออสำ และช'พีซี�มอสำจ/งที่��ให�ข�อม�ลบ�งสำ)วนที่��อยู�)ภ�ยูใน ช'พีร์อมไบออสำ ต่�องก�ร์พีล�งง�นไฟิฟิ:�เพี,�อร์�กษ�ข�อม�ลไว� แบต่เต่อร์��แบ1คัอ�พี จ/งยู�งคังเป็นสำ'�งจ��เป็นอยู�)จนถึ/ง ป็=จจ�บ�น จ/งเห1นได�ว)�เม,�อแบต่เต่อร์��แบ1คัอ�พีเสำ,�อม หร์,อหมดอ�ยู�แล�วจะที่��ให�ข�อม�ลที่��คั�ณ์เซี1ต่ไว� เช)น ว�นที่�� จะห�ยูไป็กล�ยูเป็นคั)�พี,*นฐ�นจ�กโร์งง�น และก1ต่�องที่��ก�ร์เซี�ต่ใหม)ที่�กคัร์�*งที่��เป็6ดเคัร์,�อง เที่คัโนโลยู�ร์อมไบออสำ ในอด�ต่ หน)วยูคัว�มจ��ร์อมชน'ดน�*จะเป็นแบบ EPROM (Electrical Programmable Read Only Memory) ซี/�งเป็นช'พีหน)วยูคัว�มจ��ร์อม ที่��สำ�ม�ร์ถึบ�นที่/กได� โดยูใช�แร์งด�นกร์ะแสำไฟิฟิ:�ร์ะด�บพี'เศษ ด�วยูอ�ป็กร์ณ์� ที่��เร์ �ยูกว)� Burst Rom และสำ�ม�ถึลบข�อม�ลได�ด�วยูแสำงอ�ต่ร์�ไวโอเล1ต่ ซี/�งคั�ณ์ไม)สำ�ม�ร์ถึอ�พีเกร์ดข�อม�ลลงในไบออสำได� ด�วยูต่�วเองจ/งไม)คั)อยูสำะดวกต่)อก�ร์แก�ไขหร์,ออ�พีเกร์ดข�อม�ลที่��อยู�)ในช'พีร์อมไบออสำ แต่)ต่)อม�ได�ม�ก�ร์พี�ฒน� เที่คัโนโลยูช'พีร์อมข/*นม�ใหม) ให�เป็นแบบ EEPROM

หร์,อ E2PROM โดยูคั�ณ์จะสำ�ม�ร์ถึที่�*งเข�ยูน และลบข�อม�ล ได�ด�วยูกร์ะแสำไฟิฟิ:�โดยูใช�ซีอฟิต่�แวร์�พี'เศษ ได�ด�วยูต่�วเองอยู)�งง)�ยูด�ยูด�งเช)นที่��เร์�เห1นก�นอยู�)ในป็=จจ�บ�น

3. หน่�วยความจำ�าแคชุระด�บสอง

     หน)วยูคัว�มจ��แคัชร์ะด�บสำองน�*นเป็นอ�ป็กร์ณ์� ต่�วหน/�งที่��ที่��หน��เป็นเสำม,อนหน)วยูคัว�มจ�� บ�ฟิเฟิอร์�ให�ก�บซี�พี�ยู� โดยูใช�หล�กก�ร์ที่��ว)� ก�ร์ที่��ง�นร์)วมก�บอ�ป็กร์�ที่��คัว�มเร์1วสำ�งกว)� จะที่��ให�เสำ�ยูเวล�ไป็ก�บก�ร์ร์อคัอยูให�อ�ป็กร์ณ์� ที่��ม�คัว�มเร์1วต่��� ที่��ง�นจนเสำร์1จสำ'*นลง เพีร์�ะซี�พี�ยู�ม�คัว�มเร์1วในก�ร์ที่��ง�นสำ�งม�ก ก�ร์ที่��ซี�พี�ยู�ต่�องก�ร์ข�อม�ล ซี�กช�ดหน/�งเพี,�อน��ไป็ป็ร์ะมวลผลถึ��ไม)ม�หน)วยูคัว�มจ��แคัช

ปั"จำจำ�บ�น่เทคโน่โลย�คอมพ�วเตอร%ม�การเปัล��ยน่แปัลงและพ�ฒน่าไปัอย�างรวดเร�ว

ไม)ว)�จะเป็น เมนบอร์�ด ซี�พี�ยู� แร์ม บ�สำ ฯลฯ ล�วนแล�วแต่)ม�ก�ร์พี�ฒน�และเพี'�มป็ร์ะสำ'ที่ธี่'ภ�พีในก�ร์ที่��ง�น ม�กข/*นอ�กด�วยู นอกจ�กน�*ช'*นสำ)วนต่)�ง ๆ ภ�ยูในเคัร์,�องคัอมพี'วเต่อร์� ยู�งเป็นป็=จจ�ยูหน/�งใน ก�ร์พี'จ�ร์ณ์�เล,อกซี,*อเคัร์,�องคัอมพี'วเต่อร์�อ�กด�วยู ต่อนน�*เร์�จะม�ด�ในเร์,�องของเมนบอร์�ด ว)�คัวร์จะเล,อกซี,*อและพี'จ�ร์ณ์�สำ)วนใดก�นบ��ง

ส��งส�าค�ญใน่การเล*อกซ็*+อ

506

Page 4: เมนบอร์ด

สำ'�งสำ��คั�ญในก�ร์พี'จ�ร์ณ์�เล,อกซี,*อเมนบอร์�ดสำ��หร์�บเคัร์,�องคัอมพี'วเต่อร์�น� *น คั�ณ์จะต่�อง พี'จ�ร์ณ์�ในสำ)วนต่)�ง ๆ ที่��ม�สำ)วนสำ��คั�ญและเก��ยูวข�องก�บก�ร์ที่��ง�นให�เก'ดป็ร์ะสำ'ที่ธี่'ภ�พีม�กที่��สำ�ด อ�ที่'เช)น คัว�มคัอมแพีต่ที่'เบ'ลของเมนบอร์�ดก�บซี�พี�ยู�, ซี'พีเซีต่, ไบออสำ,I/O chips,

พีอร์�ต่ต่)�ง ๆ ร์วมที่�*งร์�ป็แบบหร์,อโคัร์งสำร์��งของเมนบอร์�ดด�วยู ฯลฯ นอกจ�กน�*สำ'�งหน/�งที่��สำ��คั�ญอ�กป็ร์ะก�ร์ก1คั,อ ยู��ห�อและร์� )นของเมนบอร์�ดที่��จะน��ม�ใช�ก�บก�ร์ที่��ง�นที่��ต่�องก�ร์และป็ร์ะสำ'ที่ธี่'ภ�พีในก�ร์ที่��ง�น ที่��ได�ร์ �บ

เมน่บอร%ดใน่ปั"จำจำ�บ�น่

เร์'�มจ�กอด�ต่จนถึ/งป็=จจ�บ�นหน��ต่�ของเมนบอร์�ดและป็ร์ะสำ'ที่ธี่'ภ�พีในก�ร์ที่��ง�นของเมนบอร์�ด ม�ก�ร์พี�ฒน�และเป็ล��ยูนแป็ลงให�ม�ป็ร์ะสำ'ที่ธี่ภ�พีในก�ร์ที่��ง�นม�กข/*น ซี/�งในป็=จจ�บ�นน�*เมนบอร์�ด ที่��ก��ล�งเป็นที่��น'ยูมก�นก1คังจะหน�ไม)พี�นเมนบอร์�ดเพีนเที่�ยูมที่��แซีงหน��เมนบอร์�ดร์� )น 486 ที่��ก��ล�ง จะกล�ยูเป็นเมนบอร์�ดที่��ถึ�กที่อดที่'*ง เน,�องจ�กป็ร์ะสำ'ที่ธี่'ภ�พีที่��เหน,อกว)�ของเมนบอร์�ด เพีนเที่�ยูม อ�กที่�*งแนวโน�มที่��ก��ล�งม�แร์งของเมนบอร์�ดเพีนเที่�ยูมโป็ร์ที่��ม�ก�ร์เป็6ดต่�วผล'ต่ภ�ณ์ฑ์�ออกม�ม�ก ข/*น จ/งเป็นสำ)วนหน/�งที่��ที่��ให�ผ��ใช�คัอมพี'วเต่อร์�ให�คัว�มสำนใจและจ�บต่�มองคัว�มเคัล,�อนไหวอยู)�ง ต่)อเน,�อง

เมนบอร์�ดที่��ม�คั�ณ์ล�กษณ์ะที่��เร์�ยูกว)� ATX Form Factor น��นก1คั,อก�ร์จ�ดองคั�ป็ร์ะกอบหร์,อวงจร์ ต่)�ง ๆ บนเมนบอร์�ดให�ม�คัว�มกร์ะช�บ และเสำ�นที่�งเด'นวงจร์ใกล�ที่��สำ�ด นอกจ�กน�*ยู�ง built-in พีวกพีอร์�ต่ต่)�ง ๆ ไว� เช)น Com1, Com2, PS/2 Keyboard, Mouse และ Parallel ไว�บน เมนบอร์�ดอ�กด�วยู

ค�ณล�กษณะส�าค�ญ

สำ��หร์�บคั�ณ์ล�กษณ์ะสำ��คั�ญของเมนบอร์�ดที่��คัวร์พี'จ�ร์ณ์� ก1เร์'�มจ�กเมนบอร์�ดเพีนเที่�ยูม ที่��ก��ล�งเป็นที่��น'ยูมและใช�ง�นก�นม�กข/*น ในก�ร์เล,อกซี,*อน�*นคัวร์จะพี'จ�ร์ณ์�เมนบอร์�ดก�บ ซี�พี�ยู�ว)� เมนบอร์�ดน�*นสำ�ม�ร์ถึใช�ง�นหร์,อต่�องก�ร์ซี�พี�ยู�ในก�ร์ที่��ง�นร์� )นใด ซี/�งอยู)�งน�อยูคัวร์เล,อกซี,*อ เมนบอร์�ดร์� )นต่���สำ�ดเป็นร์� )นเพีนเที่�ยูม 133 MHz ข/*นไป็และเมนบอร์�ดน�*นสำ�ม�ร์ถึที่��จะอ�พีเกร์ด ซี�พี�ยู�ได�ถึ/งร์ะด�บไหน นอกจ�กน�*ยู��ห�อของ CPU ที่��ม�ก�ร์พี�ฒน�อยู�)ในที่�องต่ล�ด เช)น AMD, Cyrix และ Intel ยู�งเป็นป็=จจ�ยูในก�ร์พี'จ�ร์ณ์�เล,อกซี,*ออ�กด�วยู ร์วมที่�*งคั�ณ์ภ�พีของช'พีเซีต่และ ยู��ห�อที่��เป็นยูอมร์�บในก�ร์ที่��ง�น เช)น Triton, Intel หร์,อ SiS เป็นต่�น

สำ��หร์�บช'พีเชต่ที่��เพี'�งป็ร์ะก�ศต่�วไม)น�นของ Intel น�*น ก1คั,อ ช'พีเชต่ที่��สำน�บสำน�นโป็ร์เซีสำเซีอร์�ที่��ม� MMX สำ��หร์�บเพีนเที่�ยูม (Pentium) ได�แก) ช'พีเชต่ร์� )น 430TX สำ)วนเพีนเที่�ยูมโป็ร์ (Pentium Pro) ได�แก) ช'พี เซีต่ร์� )น 440LX ซี/�งช'พีเซีต่ที่�*งสำองร์� )นน�*ม�ก�ร์น��คั�ณ์ล�กษณ์ะพี'เศษที่��เป็นโมเดลใหม) ของเพีนเที่�ยูม (P55C) และเพีนเที่�ยูมโป็ร์ ("Klamath") คั,อ MMX ที่��ร์วมคั�ณ์สำมบ�ต่'ในด��น ร์ะบบม�ลต่'ม�เด�ยูไว�อยู)�งคัร์บถึ�วน เช)น เร์,�องของเสำ�ยูง,กร์�ฟิ6ก, ภ�พี ซี/�งในขณ์ะน�*เมนบอร์�ดที่�*ง เพีนเที่�ยูมและเพีนเที่�ยูมโป็ร์ที่��สำน�บสำน�นคั�ณ์สำมบ�ต่' MMX ก��ล�งที่ยูอยูน��เข��ม�สำ�)ที่�องต่ล�ด ซี/�งเป็นอ�กคั�ณ์สำมบ�ต่'ที่��น)�สำนใจม�ก

507

Page 5: เมนบอร์ด

สำ��หร์�บเมนบอร์�ดที่��ใช�ช'พีเชต่อยู)�ง 430TX และ 440LX น�*ก1น)�จะม�ซี1อกเก1ต่ สำ��หร์�บใสำ) SDRAM อยู�)ด�วยูเพี,�อร์องร์�บก�ร์ที่��ง�นในอน�คัต่ SDRAM น�*นเป็นแร์มชน'ดใหม)ช)วยูเพี'�มคัว�มเร์1วในก�ร์ ที่��ง�น ซี/�งจะพีบว)�ม� SDRAM อยู�)บนเมนบอร์�ดบ�งชน'ด จะม�อยู�) 1 ซี1อกเก1ต่ ซี/�งในป็=จจ�บ�น คัวร์จะเล,อกเมนบอร์�ดที่��ม�ช)องใสำ) SDRAM อยู�) 2 ซี1อกเก1ต่ เพี,�อก�ร์เพี'�ม SDRAM ในอน�คัต่

สำ��หร์�บล�กษณ์ะโดยูที่��ว ๆ ไป็ของเมนบอร์�ดในป็=จจ�บ�นม�กจะม�ซี1อกเก1ต่สำ��หร์�บใสำ)แร์มชน'ด 72-

pin (SIMM) เป็นสำ)วนใหญ) ซี/�งเมนบอร์�ดจะม�ซี1อกเก1ต่สำ��หร์�บใสำ)แร์มอยู�) 4 ซี1อกเก1ต่ แต่)สำ��หร์�บ เมนบอร์�ดร์� )นใหม) ๆ น�*นจะม�ซี1อกเก1ต่สำ��หร์�บใสำ)แร์มชน'ด 72-pin อยู�)ถึ/ง 6-8 ซี1อกเก1ต่เลยูที่�เด�ยูว ซี/�งผ��ใช�สำ�ม�ร์ถึเล,อกซี,*อได�ต่�มคัว�มต่�องก�ร์ที่��จะใช�ง�นของหน)วยูคัว�มจ��ในก�ร์ที่��ง�น สำ��หร์�บซี1อกเก1ต่แร์มแบบ 30-pin น�*นก1คังจะสำ�ญไป็เลยูที่�เด�ยูว สำ��หร์�บเมนบอร์�ดร์� )นใหม) ๆ ซี/�งห�กจะให�แร์มชน'ด 30-pin ก1คังจะต่�องใช�อะแดป็เต่อร์�ในก�ร์แป็ลงเข��ช)วยู และในก�ร์ พี'จ�ร์ณ์�ซี1อกเก1ต่ที่��ม�อยู�)บนเมนบอร์�ดก1ม�สำ)วนสำ��คั�ญในก�ร์ที่��ง�น ด�งน�*นผ��ซี,*อคัวร์เล,อก เมนบอร์�ดที่��ม�ซี1อกเก1ต่ใสำ)แร์มได�หล�ยู ๆ แถึว ซี/�งเร์�อ�จจะพีบว)�เมนบอร์�ดเพีนเที่�ยูมน�*นม�ก�ร์ ออกแบบม�ให� 1 แบงก�ป็ร์ะกอบด�วยู 2 ซี1อกเก1ต่ (ม�บ�งเมนบอร์�ดที่��ออกแบบม�ให� 1 แบงก เที่)�ก�บ 1 ซี1อกเก1ต่) ฉะน�*นห�กผ��ใช�ที่��ต่�องก�ร์ใช�หน)วยูคัว�มจ��ในก�ร์ที่��ง�น 16

MB ก1จะต่�องใสำ)แร์ม 8 MB 2 แถึวลงใน 2 ซี1อกเก1ต่ ก1จะคัร์บ 1 แบงก� ด�งน�*นในก�ร์พี'จ�ร์ณ์�แบงก� จ/งเป็นสำ'�งสำ��คั�ญบนเมนบอร์�ดด�วยู เผ,�อไว�สำ��หร์�บอน�คัต่ที่��ต่�องก�ร์เพี'�มหน)วยูคัว�มจ��ให�ก�บ เคัร์,�องคัอมพี'วเต่อร์�

สำ)วนที่��สำ��คั�ญอ�กป็ร์ะก�ร์หน/�งก1คั,อ สำล�อต่บนเมนบอร์�ด ซี/�งโดยูสำ)วนใหญ)แล�ว เมนบอร์�ดของ เพีนเที่�ยูมจะป็ร์ะกอบด�วยู สำล�อต่ PCI และ ISA เป็นสำ)วนใหญ) ซี/�งสำล�อต่ต่)�ง ๆ ด�งกล)�วก1เป็น ป็=จจ�ยูหน/�งที่��สำ)งผลให�ก�บก�ร์ใช�ง�นเคัร์,�องคัอมพี'วเต่อร์�ด�วยูเช)นก�น ห�กม�จ��นวนสำล�อต่ม�ก ๆ น��นก1หม�ยูคัว�มว)�คั�ณ์สำ�ม�ร์ถึที่��จะต่'ดต่�*งก�ร์�ดที่��สำน�บสำน�นอ'นเต่อร์�เฟิสำต่)�ง ๆ ได�ม�กเพี'�มข/*นด�วยู ในก�ร์พี'จ�ร์ณ์�เล,อกซี,*อเมนบอร์�ดก1คัวร์จะคั��น/งถึ/งสำล�อต่เหล)�น�*ด�วยู อยู)�งน�อยูคั�ณ์ก1คัวร์จะ เล,อกสำล�อต่แบบ PCI ให�ม�กไว� เพีร์�ะสำล�อต่แบบ PCI สำ�ม�ร์ถึที่��ง�นได�เร์1วกว)�สำล�อต่แบบ ISA ด�งน�*นเร์�จ ะสำ�งเกต่เห1นว)�เมนบอร์�ดที่��เพี'�งจะออกม�ในที่�องต่ล�ดร์ะยูะหล�งน�*จะสำน�บสำน�นสำล�อต่ แบบ PCI ม�กกว)�แบบ ISA

ค�ณล�กษณะ ATX

เมนบอร์�ดในป็=จจ�บ�นม�ก�ร์ป็ร์�บเป็ล��ยูนและพี�ฒน�ร์�ป็แบบให�ม�คัว�มกร์ะช�บและม�คัว�มสำ�ม�ร์ถึ เพี'�มข/*น ซี/�งเมนบอร์�ด ATX น��นก1คั,อ เมนบอร์�ดที่��ออกแบบวงจร์ให�ม�คัว�มกะที่�ดร์�ดม�กข/*น ซี/�ง จะที่��ให�ม�คัว�มเร์1วในก�ร์ที่��ง�นเพี'�มข/*นป็ร์ะม�ณ์ 10% ร์วมที่�*งสำ)วนของ I/O

Controler ที่��ม�อยู�) บนเมนบอร์�ด และพีวกพีอร์�ต่ต่)�ง ๆ เช)น Com1, Com2, PS/2,

Parallel port, Mouse, ม�ต่'ดอยู�)ก�บบอร์�ดให�เลยู

นอกจ�กน�*ในสำ)วนของ IR (infrared) Com Port ยู�งป็นอ�กสำ)วนบนเมนบอร์�ดซี/�งจะช)วยูในเร์,�อง ของก�ร์สำ)งร์�บข�อม�ลโดยูผ)�นอ�ป็กร์ณ์�ที่��สำน�บสำน�นร์ะบบอ'นฟิร์�เร์ดอยู)�งพีวกคั�ยู�บอร์�ด

508

Page 6: เมนบอร์ด

และ เคัร์,�องพี'มพี� เช)น เคัร์,�องพี'มพี�เลเซีอร์�ร์� )นใหม) ๆ ของ HP ที่�กร์� )นจะสำน�บสำน�นก�ร์ที่��ง�นร์ะบบ อ'นฟิร์�เร์ด

USB (Universal Serial Bus)

ช)องต่)อ I/O ที่��สำ�ม�ร์ถึต่)ออ�ป็กร์ณ์�เพี'�มเต่'มแบบ Plug & Play ซี/�งม�คัว�มเร์1วในก�ร์สำ)งผ)�น ข�อม�ลสำ�งสำ�ด 12 Mb และต่���สำ�ด 1.5 Mb (ข/*นอยู�)ก�บอ�ป็กร์ณ์�ที่��ต่)อเช,�อม)

เมนบอร์�ดที่��พีร์�อมด�วยูเที่คัโนโลยู� USB (Universal Serial Bus ) ซี/�ง USB ที่��ว)�น�*เป็น I/O ที่��เพี'�มเต่'มเข��ม�บนเมนบอร์�ด สำ��หร์�บต่)ออ�ป็กร์ณ์� Plug and Play โดยูในสำ)วนของ USB น�* จะเป็นก�ร์เสำร์'มป็ร์ะสำ'ที่ธี่'ภ�พีในก�ร์ใช�ง�นเมนบอร์�ดเพี'�มม�กข/*น ช)วยูให�ผ��ใช�สำ�ม�ร์ถึต่)อ เช,�อมอ�ป็กร์ณ์�ต่)�ง ๆ เข��ก�บพี�ซี�ได�อยู)�งง)�ยูด�ยู เช)น ก�ร์เช,�อมต่)อจอภ�พี, เคัร์,�องพี'มพี�, โมเด1ม, สำแกนเนอร์�, กล�องด'จ'ต่อล,จอยูสำต่'กซี�, ล��โพีงด'จ'ต่อล ฯลฯ USB ม�คัว�มเร์1ว (data rate) สำ�งสำ�ด 12 Mbps และต่���สำ�ด 1.5 Mbps (ข/*นอยู�)ก�บอ�ป็กร์ณ์�ที่��ต่)อเช,�อม) น�บว)� USB ที่��พี�ฒน�ออกม�น�*เป็น ก�ร์ป็ร์ะช�นก�บก�ร์�ด SCSI ซี/�งคั�ดว)�ในอน�คัต่คังจะเป็นที่��น'ยูมก�นม�กข/*น และอ�จจะเป็น อ�กออป็ช�นหน/�งที่��ถึ�กพี'จ�ร์ณ์�เล,อกซี,*อเมนบอร์�ดในอน�คัต่

Pipelined Burst Cache

เมนบอร์�ดน�บว)�เป็นห�วใจหล�กเลยูที่�เด�ยูวในก�ร์ที่��ง�นของเคัร์,�องคัอมพี'วเต่อร์�เพีร์�ะเป็นแผง วงจร์ที่��ร์วบร์วมหน��ที่��ของช'*นสำ)วนต่)�ง ๆ ของเคัร์,�องคัอมพี'วเต่อร์�ในก�ร์ที่��ง�นไว�อยู)�งคัร์บถึ�วน ด�งน�*นอ�กสำ'�งหน/�งที่��ผ��ใช�คัวร์พี'จ�ร์ณ์�ด�วยูก1คั,อสำ)วนที่��เร์ �ยูกว)� Pipelined Burst

Cache ซี/�งในสำ)วนน�* เพี'�งจะม�ก�ร์พี�ฒน�ข/*นใช�บนเมนบอร์�ดเพีนเที่�ยูมเป็นคัร์�*งแร์กเม,�อไม)น�นม�น�* ในร์ะยูะแร์ก ๆ น�*นจะเป็นเพี�ยูงโมด�ลที่��แยูกยู)อยูให�ต่'ดต่�*งเพี'�ม แต่)ในป็=จจ�บ�นได�ม�ก�ร์ built-in ลงบนเมนบอร์�ดเลยู

Pipelined Burst Cache น�*เป็นแคัชที่��เร์1วกว)�แคัชธี่ร์ร์มด� และม�หน��ที่��เป็นบ�ฟิเฟิอร์�ใน ก�ร์ร์�บสำ)งข�อม�ลร์ะหว)�ง CPU ก�บ RAM ซี/�งจะช)วยูให�ผ��ใช�สำ�ม�ร์ถึที่��ง�นได�ร์วดเร์1วข/*น

I/O chips

สำ'�งสำ�ดที่��ยูที่��จะกล)�วถึ/งคัว�มสำ��คั�ญที่��เก��ยูวข�องก�บก�ร์เล,อกซี,*อเมนบอร์�ดก1คั,อ I/O chips

อ�ที่'เช)น ช'พี UART16550 ซี/�งเป็นช'พีที่��ช)วยูในก�ร์คัวบคั�มก�ร์ Input และ Output ของ อ�ป็กร์ณ์�ที่��ต่)อเข��ก�บเคัร์,�องคัอมพี'ว เต่อร์�ที่��เป็น Com Ports โมเด1มคัว�มเร์1วสำ�งในป็=จจ�บ�น จะต่�องก�ร์สำ)วนน�* ซี/�งสำ)วนใหญ)จะม�อยู�)แล�วบนเมนบอร์�ดป็=จจ�บ�นที่�กร์� )น นอกเหน,อจ�กสำ'�งต่)�ง ๆ ด�งกล)�วข��งต่�นที่��เป็นป็=จจ�ยูต่)อก�ร์พี'จ�ร์ณ์�เล,อกซี,* อเมนบอร์�ดแล�ว ยู�งม�สำ'�งที่��คัวร์จะพี'จ�ร์ณ์� เพี'�มเต่'มร์)วมด�วยูน��นก1คั,อก�ร์ป็ร์�บ Voltage ซี/�งบนเมนบอร์�ดจะม�ต่�ว Regulator สำ��หร์�บแป็ลง ไฟิโดยูสำ�ม�ร์ถึเซีต่ได�ที่��จ�มเป็อร์�

509

Page 7: เมนบอร์ด

Chipset

อ�ป็กร์ณ์�สำ��คั�ญอ�กช'*นหน/�งที่��ผ��ใช�จะมองข��มไม)ได�สำ��หร์�บก�ร์เล,อกซี,*ออ�ป็กร์ณ์�คัอมพี'วเต่อร์� ก1คั,อ "ช'พีเซี1ต่" โดยูป็กต่'แล�วช'พีเซี1ต่ม�กจะเป็นอ�ป็กร์ณ์�คัอมพี'วเต่อร์�ที่��ผ��ใช�มองข��มอยู�)เสำมอ เพีร์�ะเห1นว)�ม�คัว�มสำ��คั�ญเพี�ยูงเล1กน�อยูก�บก�ร์ที่��ง�นของคัอมพี'วเต่อร์� แต่)คัว�มเป็นจร์'ง แล�วช'พีเซี1ต่ถึ,อเป็นอ�กห�วใจหล�กหน/�งในก�ร์ที่��ง�นของคัอมพี'วเต่อร์�เลยู ที่�*งน�*เพีร์�ะช'พีเซี1ต่ จะเป็นผ��ที่��หน��ที่��เป็นสำะพี�นเช,�อมร์ะหว)�งก�ร์ต่'ดต่)อของซี�พี�ยู�ก�บอ�ป็กร์ณ์�อ,�น ๆ

หน��ที่��ของช'พีเซี1ต่น�*นจะด�แลก�ร์ที่��ง�นของอ�ป็กร์ณ์�ต่)�ง ๆ ที่�*งหมดบนเคัร์,�องคัอมพี'วเต่อร์�ให� สำ�ม�ร์ถึที่��ง�นสำอดคัล�องก�น ต่�*งแต่)ก�ร์ต่'ดต่)อร์ะหว)�งซี�พี�ยู�ก�บหน)วยูคัว�มจ��บนเคัร์,�อง ก�ร์คัวบคั�ม ด�แลก�ร์ที่��ง�นของฮ�ร์�ดด'สำคั�และอ�ป็กร์ณ์�เช,�อมต่)ออ,�น ๆ ร์วมไป็ถึ/งก�ร์ด�แล ก�ร์ที่��ง�นของก�ร์�ดด)�ง ๆ ที่��ม�อยู�)ในเคัร์,�อง

ด�วยูหน��ที่��ที่��คัร์อบคัล�มก�ร์ที่��ง�นของเคัร์,�องคัอมพี'วเต่อร์�ม�กเช)นน�* ก�ร์เล,อกใช�ช'พีเซี1ต่ที่��ม� ป็ร์ะสำ'ที่ธี่'ภ�พีสำ�งก1จะช)วยูให�ก�ร์ที่��ง�นของร์ะบบที่�*งหมดด�ข/*น ม�เสำถึ�ยูร์ภ�พีม�กข/*น นอกจ�กน�* ยู�งที่��ให�คัว�มเร์1วของร์ะบบสำ�งข/*นด�วยู ด�งน�*นในก�ร์เล,อกซี,*อคัอมพี'วเต่อร์�ผ��ใช�จ/งจ��เป็นอยู)�งยู'�ง ที่��จะต่�องให�คัว�มสำ��คั�ญก�บช'พีเซี1ต่ที่��ม�อยู�)บนเมนบอร์�ดไม)ยู'�งหยู)อนไป็กว)�ก�ร์เล,อกอ�ป็กร์ณ์�ต่�วอ,�น

ช'พีเซี1ต่น�*นห�กจะแบ)งง)�ยู ๆ สำ��หร์�บต่ล�ดคัอมพี'วเต่อร์�ในป็=จจ�บ�นของบ��นเร์�ก1คังจะแบ)งเป็น ช'พีเซี1ต่สำ��หร์�บหน)วยูป็ร์ะมวลผล Pentium และ Pentium Pro สำ��หร์�บช'พีเซี1ต่ที่��เป็นที่��ร์� �จ�กม�กที่�� สำ�ดสำ��หร์�บผ��ใช�บ��นเร์�ก1คังเป็นช'พีเซี1ต่จ�กบร์'ษ�ที่อ'นเที่ล แต่)สำ��หร์�บต่ล�ดต่)�งป็ร์ะเที่ศแล�วก1จะม �ยู��ห�ออ,�นอยู�)ด�วยูเช)นก�น เช)น VIA Technology หร์,อ SiS ซี/�งบ��นเร์�ก1พีอม�บ��ง แต่)เน,�องจ�ก ต่ล�ดซี�พี�ยู�ในบ��นเร์�ก1เป็นต่ล�ดของช'พีจ�กบร์'ษ�ที่อ'นเที่ล ด�งน�*นจะขอเน�นถึ/งช'พีเซี1ต่ของ บร์'ษ�ที่อ'นเที่ลเป็นหล�ก

ช'พีเซี1ต่ของบร์'ษ�ที่อ'นเที่ลที่��พี�ฒน�ม�เพี,�อใช�ก�บซี�พี�ยู�เพีนเที่�ยูมน�*น ม�ช'พีเซี1ต่ที่��ร์� �จ�กก�นด� 3 ร์� )นคั,อ Intel 430FX PCIset, Intel 430HX PCIset และ Intel 430VX PCIset Intel

430FX PCIset น�*นจะเป็นช'พีเซี1ต่สำ��หร์�บเพีนเที่�ยูมร์� )นแร์กที่��บร์'ษ�ที่อ'นเที่ลผล'ต่ข/*นโดยูม�ล�กษณ์ะเด)น อยู�)ที่��ก�ร์สำน�บสำน�นหน)วยูคัว�มจ��หล�กแบบ EDO RAM และยู�งสำน�บสำน�นแคัชแบบ pipelined burst SRAMs ซี/�งม�คัว�มเร์1วสำ�งและสำ�ม�ร์ถึสำน�บสำน�นก�ร์ที่��ง�นของช'พีเพีนเที่�ยูมต่�*งแต่) 75 ถึ/ง 100 MHz

แต่)ม�ในป็=จจ�บ�นช'พีเซี1ต่ร์� )นน�*ไม)สำ�ม�ร์ถึต่อบสำนองเที่คัโนโลยู�ที่��เป็ล��ยูนไป็แล�วด�งน�*นที่�งอ'นเที่ล จ/งได�พี�ฒน�ช'พีเซี1ต่ใหม)ข/*นคั,อ 430HX ซี/�งเป็นร์� )นที่��ด�ที่��สำ�ดในป็=จจ�บ�น โดยูม�คัว�มคัอมแพีต่ที่'เบ'*ล ก�บช'พีเซี1ต่ 430FX และเพี'�มคัว�มสำ�ม�ร์ถึอ,�น ๆ เข��ไป็อ�ก เช)น สำน�บสำน�น MMX, สำน�บสำน�น สำถึ�ป็=ต่ยูกร์ร์ม Concurrent PCI, สำน�บสำน�น USB, คั�ณ์สำมบ�ต่'ที่��ช)วยูลดคัว�มซี�บซี�อนของวงจร์ ฯลฯ ซี/�งด�วยูคัว�มสำ�ม�ร์ถึใหม) ๆ ที่�*งหมด ก1ที่��ให�สำ�ม�ร์ถึเพี'�มคัว�มเร์1วในก�ร์ที่��ง�นของ คัอมพี'วเต่อร์�ให�สำ�งข/*นได� สำ��หร์�บ Intel 430VX PCIset น�*นเป็นช'พีเซี1ต่ที่��พี�ฒน�ข/*นเพี,�อให�เหม�ะ สำ��หร์�บก�ร์ใช�ง�นของธี่�ร์ก'จขน�ดเล1กและก�ร์ใช�ง�น

510

Page 8: เมนบอร์ด

แบบต่�มบ��น เพีร์�ะออกแบบให�ยู,ดหยู�)น ในก�ร์ใช�ง�นที่��ให�ก�ร์ใช�ง�นคัอมพี'วเต่อร์�ได�ร์�บผลคั��มคั)�ที่��สำ�ด ช'พีจะสำน�บสำน�นหน)วยูคัว�มจ�� แบบใหม)คั,อ SDRAM นอกจ�กน�*ยู�งออกแบบให�สำน�บสำน�นก�ร์ที่��ง�นแบบม�ลต่'ม�เด�ยูม�กที่��สำ�ด อ�กด�วยู และเช)นเด�ยูวก�บในร์� )น 430HX ในร์� )น 430VX น�*ก1สำน�บสำน�น MMX เช)นเด�ยูวก�น ใน อน�คัต่น�*น อ'นเที่ลก1จะม�ก�ร์ผล'ต่ช'พีเซี1ต่ต่�วใหม)ข/*นม�อ�กคั,อร์� )น 430TX ซี/�งจะเป็นช'พีที่��เหม�ะ สำ��หร์�บก�ร์ที่��ง�นร์)วมก�บ ช'พี Pentium

MMX โดยูเฉพี�ะซี/�งคั�ดว)�จะช)วยูเพี'�มคัว�มเร์1วให�ก�บ คัอมพี'วเต่อร์�ได�อ�กไม)น�อยู

ที่�งด��นช'พีเซี1ต่สำ��หร์�บเพีนเที่�ยูมโป็ร์น�*นก1ม�อยู�)หล�ยูร์� )นต่�*งแต่)ร์� )น Intel 440 FX PCIset

ซี/�งม� จ�ดเด)นที่��ก�ร์ป็ร์�บแต่)งให�ใช�ป็ร์ะโยูชน�สำ��หร์�บก�ร์ที่��ง�นแบบ 32 บ'ต่ อยู)�งเต่1มที่��, สำน�บสำน�น Concurrent PCI ที่��ช)วยูให�สำล�อต่แบบ ISA และ PCI สำ�ม�ร์ถึที่��ง�นไป็พีร์�อม ๆ ก�นได�, สำน�บสำน�น USB และยู�งม�ออป็ช�นสำน�บสำน�นก�ร์ใช�หน)วยูป็ร์ะมวลผล 2 ต่�วอ�กด�วยู สำ)วนช'พีเซี1ต่ 450GX PCIset น�*นจะเน�นไป็ที่��ต่ล�ด OEM และเมนบอร์�ดซี/�งเน�นที่��ก�ร์ที่��ง�นในล�กษณ์ะ เซี'ร์�ฟิเวอร์� และคัว�มสำ�ม�ร์ถึในก�ร์อ�พีเกร์ดเป็นแบบ Multiprocessing ช'พีเซี1ต่ 450KX จะเน�นไป็ที่��คัว�มต่�องก�ร์เคัร์,�องแบบ Workstation ป็ร์ะสำ'ที่ธี่'ภ�พีสำ�งซี/�งที่�*ง 450GX และ 450KX น�*นจะเป็นช'พีเซี1ต่ที่��ม�เสำถึ�ยูร์ภ�พีในก�ร์ที่��ง�นสำ�ง

สำ)วนช'พีเซี1ต่ใหม)ในอน�คัต่ของอ'นเที่ลสำ��หร์�บเพีนเที่�ยูมโป็ร์น�*นจะเป็นร์� )น 430 LX ซี/�งจะผล'ต่ ข/*นเพี,�อก�ร์สำน�บสำน�นช'พีเพีนเที่�ยูมโป็ร์ที่��เพี'�มเที่คัโนโลยู� MMX เข��ไป็หร์,อที่��ใช�ช,�อร์ห�สำว)� Klamath ซี/�งก1คั�ดว)�เม,�อผล'ต่ออกม�คังจะช)วยูเพี'�มคัว�มเร์1วและป็ร์ะสำ'ที่ธี่'ภ�พีของร์ะบบได�ด�ที่�เด�ยูว

511