jin unidad4

31
[ARQUITECTURA DE COMPUTADORES ] Nivel de Microarquitectura Febrero 2008 Ing. Jorge Irey Universidad Nacional del Callao Escuela de Post Grado Maestría en Ingeniería de Sistemas

Upload: jingroup

Post on 10-Jul-2015

878 views

Category:

Documents


0 download

TRANSCRIPT

Page 1: Jin Unidad4

[ARQUITECTURA DE COMPUTADORES ]Nivel de Microarquitectura

Febrero 2008

Ing. Jorge Irey

Universidad Nacional del CallaoEscuela de Post GradoMaestría en Ingeniería de Sistemas

Page 2: Jin Unidad4

Un ejemplo de Microarquitectura

Page 3: Jin Unidad4

Recordando … camino de datos

Page 4: Jin Unidad4

Recordando … ALU de 1 bit

Page 5: Jin Unidad4

MAR = Memory Address RegistryMDR = Memory Data RegisterPC = Program CounterMBR = Memory Buffer RegistrySP = Stack PointerLV = Local Variable PointerCPP = Constant Pool PointerTOS = Top Of Stack RegistryOPC = OPC RegistryH = H Registry

F0

F1ENAENBINVAINC SSL8

SRA1

Puerto de Memoria de 32 bits direccionable por palabra

Puerto de Memoria de 8 bits direccionable por byteEste puerto SOLO lee.

Señal de control que habilitaLa salida del registro en el bus BSeñal de control que

habilitaLa carga del registro desde el bus C

Page 6: Jin Unidad4
Page 7: Jin Unidad4

Temporización de la trayectoria de datos

MPC= Micro Program CounterMIR = Micro Instruction Register

Page 8: Jin Unidad4

Operación de la Memoria

Si MAR = 1 el bus indica 4Si MAR = 2 el bus indica 8

Page 9: Jin Unidad4

MBR tiene 8 bits … escribe en un BUS de 32

Líneas de Control

Salida con SIGNO

Salida sin SIGNO

0 0 0 MBRSalida sin SIGNO

0 ó 1 0 ó 1 0 ó 1 MBR

Salida con SIGNO MBRBit de signo

Page 10: Jin Unidad4

Microinstrucciones

Page 11: Jin Unidad4

Microinstrucciones

Page 12: Jin Unidad4

Control de Microinstrucciones : MIC-1

TrayectoriaDe datos

Sección de Control

Se requieren los flip-flopsPorque en el flanco ascendente del reloj, el bus B no está siendoControlado y no puede suponerse que las salidas de la ALU sean correctas

MPC = MicroProgram CounterMIR= MicroInstruction Register

Page 13: Jin Unidad4

• En el flanco descendente MIR se carga con la palabra del almacen de control a la que MPC apunta. El tiempo de carga de MIR es ∆ w

• Las señales se propagan atraves de la trayectoria de datos• Se coloca 1 registro en el Bus B, la ALU sabe que instrucción

ejecutar y etc. Luego de un ∆ w + ∆ x las entradas de la ALU se han estabilizado.

• Despues de un tiempo ∆ y adicional, N y Z se guardan en los flip-flop

• Despues de un tiempo ∆ z la salida del desplazador llega a los registros por el Bus C

Page 14: Jin Unidad4

Determinación de la siguiente microinstrucción

NZ

Si JAM = 000Addr MPC

Page 15: Jin Unidad4

Ejemplo: siguiente microinstrucción

Page 16: Jin Unidad4

Un ejemplo de ISA : IJMV

Page 17: Jin Unidad4

LV = Local VariableSP = Stack Pointer

Cada palabra son 4 bytes

Una PILA puede tener 2 usos:Contener variables localesRetener operandos durante cálculos ariméticos

Pilas (Stack)

Page 18: Jin Unidad4

Pilas (Stack)

Page 19: Jin Unidad4

El modelo de memoria IJVM

4,294,967,296 bytes = 4 GB1,073,741,824 palabras de 4 bytes

Se cuenta en bytesSe cuenta en palabras

Page 20: Jin Unidad4

Conjunto de instrucciones IJVM

Page 21: Jin Unidad4
Page 22: Jin Unidad4
Page 23: Jin Unidad4

Compilación de Java a IJVM

Page 24: Jin Unidad4
Page 25: Jin Unidad4

Un ejemplo de Implementación

Page 26: Jin Unidad4

Microinstrucciones y Notación

Page 27: Jin Unidad4

Implementación de IJVM utilizando Mic-1

Page 28: Jin Unidad4

Implementación de IJVM utilizando Mic-1

Page 29: Jin Unidad4

Diseño del nivel de Microarquitectura

Page 30: Jin Unidad4

Rapidez vs. Costo : estrategias

• Reducir el número de ciclos de reloj necesarios para ejecutar una instrucción

• Simplificar la organización para que el ciclo de reloj pueda ser más corto

• Traslapar la ejecución de instrucciones

Page 31: Jin Unidad4

LECTURA

• Páginas 264 – 298 Libro de Tanenbaum – Organización de Computadores 4ta Ed.

• Próximo Domingo : Quiz.